Сертификат "Программно-аппаратные платформы и вычислительные наноструктуры"
  • Сертификат "Программно-аппаратные платформы и вычислительные наноструктуры"
  • Сертификат "Программно-аппаратные платформы и вычислительные наноструктуры"
  • Удостоверение "Программно-аппаратные платформы и вычислительные наноструктуры"
Сертификат "Программно-аппаратные платформы и вычислительные наноструктуры"
  • Сертификат "Программно-аппаратные платформы и вычислительные наноструктуры"
  • Сертификат "Программно-аппаратные платформы и вычислительные наноструктуры"
  • Удостоверение "Программно-аппаратные платформы и вычислительные наноструктуры"

Программно-аппаратные платформы и вычислительные наноструктуры

700,00 руб.
В течение часа!
Экзамен "Программно-аппаратные платформы и вычислительные наноструктуры" для пользователей и системных администраторов.
Количество
Есть в наличии!

Форма сдачи теста: Экстерн
Количество вопросов: 30
Проходной балл: 90% и выше
Срок действия сертификата: неограничен

Сертификат появляется в профиле ресурса INTUIT, и Вы можете заказать его бумажную версию на сайте INTUIT.
12449 шт.
Внимание !
Вопросы к тесту выложены исключительно в ознакомительных целях: количество вопросов может не совпадать с действительным, актуальность не поддерживается,- за решением теста Welcome to the cashier!

Дано: количество тактов синхронизации необходимых для выполнения данной программы – 15; длительность такта синхронизации - 10 нс; частоту синхронизации - 100 МГц. Оцените время центрального процессора.

1000 нс
150 нс
0,6(7) нс
1500 нс


Для подобных приложений, в которых применяется арифметика с плавающей точкой, производительность процессора оценивается в FLOPS, который показывает:

сколько операций с плавающей запятой требуется для выполнения одной команды программы
сколько операций с плавающей запятой выполняется компьютером одновременно
сколько операций с плавающей запятой выполняется компьютером в секунду
сколько операций с плавающей запятой выполняется компьютером за один такт


Производительность центрального процессора определяется следующими параметрами:

количеством выполняемых команд
произведением разрядности машинного слова и объёма кэш" correct="no">памяти центрального процессора
тактовой частотой
максимальной сложностью алгоритма, выполняемого за расчётное время
средним количеством тактов на команду
скоростью обработки данных


Одна из наиболее распространенных единиц измерения производительности вычислительных систем, MIPS, показывает:

количество тактов, требующихся для выполнения одной команды
количество команд программы, выполняемых в секунду
количество команд, выполняемых одновременно
операций с плавающей запятой, выполняемых в секунду


В субпроцессором тракте (Б)ВС КЛА требуется решать в реальном времени следующие задачи:

формирование сигналов управления
определение рассогласования между текущим направлением движения и заданным
фильтрацию кадров для устранения "точечных" помех
нахождение расстояния для каждого из нескольких астроориентиров


Основная трудность оценки "длины" программы Lp связана с:

наличием в вычислительном алгоритме операторов цикла типа while
наличием в вычислительном алгоритме операторов условных переходов типа if
наличием в вычислительном алгоритме операторов цикла типа for


В тестах AIM вычислительная система оценивается по следующим параметрам:

максимальная пользовательская нагрузка
цена системы
тактовая частота процессора
индекс производительности утилит
среднее количество тактов на команду


Недостатками показателя производительности MFLOPS являются:

этот показатель признаётся не во всех странах
время выполнения разных операций с плавающей запятой может существенно отличаться
операции с плавающей точкой на различных компьютерах не всегда совместимы
требуется двойное программирование тестовых задач: на тестируемом и эталонном компьютере


В тестах LINPACK исходные данные для тестирования представляются в виде:

комплексных чисел.
вещественных чисел одинарной точности
вещественных чисел двойной точности
целых чисел


В тестах LINPACK полученные результаты выражаются:

в MIPS
транзакциях в секунду (tps)
безразмерных величинах
в секундах
транзакциях в минуту (tpm)
в MFLOPS


В основе используемых в LINPACK алгоритмов лежит:

метод корреляции
метод декомпозиции
метод дедукции
метод дифференциальной прогонки


В качестве языка программирования для тестов LINPACK используется:

Cobol
Python
Fortran
C


Тесты SPECfp95 не предназначены для

оценки производительности процессора при работе с целыми числами
оценки производительности коммерческих систем поддержки принятия решений
оценки пропускной способности многопроцессорных систем
оценки производительности процессора при работе с числами с плавающей точкой
оценки пропускной способности многозадачных систем


Тесты SPECint95 не предназначены для

оценки производительности процессора при работе с целыми числами
оценки производительности коммерческих систем поддержки принятия решений
оценки пропускной способности многопроцессорных систем
оценки производительности процессора при работе с числами с плавающей точкой
оценки пропускной способности многозадачных систем


В основе теста TPC-A лежит:

банковская операция помещения средств на депозит или их изъятие со счета
метод декомпозиции
банковская операция изъятия средств со счета


Пропускная способность многопроцессорных и многозадачных систем равна:

пропускной способности системной шины
объёму информации, поступающей в поток вывода во время тестирования
произведению суммарной тактовой частоты процессоров и коэффициента, величина которого определяется архитектурой системы
количеству заданий, выполняемых системой в единицу времени


Результат теста TPC-A показывает:

пиковую скорость выполнения транзакций
нормализованную стоимость системы
сколько операций помещения средств на депозит или их изъятие со счета может быть выполнено в единицу времени


Отличие тестов TPC-R от TPC-H состоит в том, что:

TPC-R предназначен для систем, работающих под управлением ОС семейства Windows, TPC-H -для систем, работающих под управлением UNIX-подобных ОС
TPC-R распространяется бесплатно, TPC-H -нет
TPC-R предназначен для многопроцессорных систем с неравномерным доступом к памяти, TPC-H -для многопроцессорных систем с разделяемой памятью
TPC-R предназначен для однопроцессорных многозадачных систем, TPC-H -для многопроцессорных систем
характер запросов в TPC-R известен, в TPC-H -нет


В тестах ТPC-D, TPC-H, TPC-R предусматриваются следующие оценки:

быстродействие операций чтения/записи на диск
скорость обменов с оперативной памятью
скорость вычислений с вещественными и целыми числами
стоимость одной единицы производительности
скорость выполнения обменов данными между процессорами
производительность, выраженная в транзакциях в единицу времени


Алгоритмами третьего порядка являются:

пространственная фильтрация
спектральные вычисления
сортировки


Алгоритмами второго порядка являются:

векторно-матричная алгебра
медианная фильтрация
обнаружение контуров


Алгоритмами линейного типа являются:

свертка
спектральные вычисления
классификация ближайшего соседа


В основе используемых в настоящее время методов оценки и сравнения производительности вычислительных систем лежит

время
максимальная тактовая частота ЦП
максимальная пропускная способность шины
скорость вычислений


В тестах SPEC в качестве метрик производительности выполнения операций целочисленной и вещественной арифметики используются:

пропускная способность системы для многопроцессорных архитектур, вычисляемая для оптимизированного режима работы
пропускная способность системы для многозадачных режимов работы, вычисляемая для оптимизированного режима работы
скорость выполнения теста с не оптимизированным режимом компиляции
пропускная способность системы для многозадачных режимов работы, вычисляемая для не оптимизированного режима работы
скорость выполнения теста с оптимизированным режимом компиляции
пропускная способность системы для многопроцессорных архитектур, вычисляемая для не оптимизированного режима работы


Временные затраты на управление в рекурсивном алгоритме Уошэлла -Флойда в худшем случае определяются соотношением (где  - стандартный для всех ассемблерных инструкций цикл выполнения, который задается последовательностью синхроимпульсов (СИ)):
 
 
В языке ОККАМ конструкции prefix и negative prefix используются:

для увеличения разрядности
в качестве флагов
для задания пред-условий выполнения или невыполнения цикла
для уменьшения разрядности


В языке ОККАМ конструкция prefix:

сдвигает влево на один разряд четырехбитный операнд, загруженный в регистр операнда
сдвигает вправо на один разряд четырехбитный операнд, загруженный в регистр операнда
сдвигает вправо на четыре разряда четырехбитный операнд, загруженный в регистр операнда
сдвигает влево на четыре разряда четырехбитный операнд, загруженный в регистр операнда


В формате ассемблерных инструкций транспьютера выделяются поля для:

неизвестных величин
тайминга
свободного использования
кода функции
данных


Транспьютер это:

вычислительная система, использующая вычислительные возможности молекул
пассивный элемент в микроэлектронике, способный изменять свое сопротивление в зависимости от протекавшего через него заряда
элемент построения многопроцессорных систем, выполненный на одном кристалле большой интегральной схемы
вычислительное устройство, работающее на основе квантовой механики
вычислительная система, использующая вычислительные возможности молекул ДНК


Одна из главных особенностей аппаратной платформы транспьютерных технологий состоит в том, что:

каждый процессор имеет микропрограммный планировщик, который позволяет выполнить любое число процессов в режиме разделения времени
эта платформа основана на т.н. гарвардской архитектуре
эта платформа основана на архитектуре фон Неймана
все процессоры имеют доступ к единому микропрограммному планировщику, который позволяет выполнить любое число процессов в режиме разделения времени


Распределенная по транспьютерной сети система управления позволяет обходиться без:

компоновщика
ядра операционной системы
компилятора
сборщика мусора
драйверов


В языке ОККАМ конструкция negative prefix:

выполняет операцию, обратную конструкции prefix
умножает операнд на "-1"
выполняет операцию, обратную конструкции prefix и преобразует содержимое пересылаемых данных в дополнительный код
делает то же, что и конструкция prefix, но предварительно преобразует содержимое пересылаемых данных в дополнительный код


Какая инструкция языка ОККАМ исключает процесс из списка диспетчеризации, если ни один канал или таймер не готов:

disable timer
negative prefix
disable channel
alternative wait


В транспьютере IMS T800 каждый последовательный процесс, включенный в состав параллельного, может находиться в следующих состояниях:

активен
отменён
заблокирован
разблокирован
пассивен


Входом интегрированной программной среды проектирования кристаллов матричных СБИС или систем на целой пластине является:

терминал
объектный модуль программы, под которую проектируется кристалл
вычислительный алгоритм с параметрами потоков преобразуемых данных
командная строка
структура преобразуемых данных


В программе, написанной на языке ОККАМ, ключевое слово SEQ является:

директивой параллельного выполнения вышележащих процессов
директивой параллельного выполнения нижележащих процессов
директивой последовательного выполнения нижележащих процессов
директивой последовательного выполнения вышележащих процессов


В программе, написанной на языке ОККАМ, программист должен в явном виде указать одно из двух ключевых слов:

NEG или POS
FUNC или PROC
SEQ или PAR
RISC или CISC


Наиболее общим методом проектирования программ реального времени является:

метод потока управления
метод потока данных
метод потока сигналов
метод потока с прерыванием


При работе транспьютера с данными формата плавающей точки в IMS T800 формат float и double задаются:

специальным тегом
компилятором
программистом
последовательно
препроцессором


Помимо прочего цикл разработки программ практически одинаков и включает:

компиляцию программных секций в машинные коды
компоновку отдельно скомпилированных секций кода
парсинг текста программы
выгрузку программы из целевой сети
дизассемблирование


Главная особенность технологии конструирования параллельных ОККАМ-программ сосредоточена:

в тестировании
в компоновке независимо скомпилированных фрагментов программ
в отладке
в конфигурировании
в оценке времени выполнения


Декомпозицию вычислительного алгоритма на составляющие процессы, которые можно выполнить либо последовательно, либо параллельно называют:

алгоритмической
основанной на естественных свойствах фазового пространства физической системы
основанной на структуре данных
геометрической


В программе, написанной на языке ОККАМ, ключевое слово PAR является:

директивой последовательного выполнения вышележащих процессов
директивой параллельного выполнения вышележащих процессов
директивой последовательного выполнения нижележащих процессов
директивой параллельного выполнения нижележащих процессов


Компоновка независимо скомпилированных фрагментов программ удобна тем, что:

позволяет задействовать для компиляции несколько вычислительных систем одновременно
позволяет предварительно распределить компиляцию фрагментов между членами команды разработчиков
в процессе компиляции различные фрагменты не оказывают влияния друг на друга
позволяет оперативно вносить дополнения и изменения в проект без его полной перекомпиляции
фрагменты можно компоновать в произвольном порядке


Конфигурирование отдельных секций программы для транспьютерной сети сопряжено:

с понижением стоимости одной единицы производительности
с появлением зацикливаний и тупиков, которые невозможно обнаружить при локальной отладке отдельных секций
с дополнительными затратами на обмен с оперативной памятью
с появлением блокировок и гонок, которые невозможно обнаружить при локальной отладке отдельных секций
с возможными утечками памяти
с конфликтами диспетчеров отдельных процессоров


Зацикливание приводит:

к тому, что процесс возвращается в список диспетчеризации
к тому, что процесс ждет некоторого действия со стороны другого процесса
к тому, что несколько процессов замыкаются сами на себя и не выходят на связь с внешним миром
к тому, что процесс исключается из списка диспетчеризации


Тупики возникают:

когда несколько процессов замыкаются сами на себя и не выходят на связь с внешним миром
когда процесс преждевременно возвращается в список диспетчеризации
когда процесс необоснованно исключается из списка диспетчеризации
когда каждый процесс ждет некоторого действия со стороны другого процесса


Большую часть пространства кристалла ЦПОС и RISC-процессоров занимают:

блоки ввода/вывода
межсоединения
блоки ввода/вывода
конфигурируемые логические блоки


К базовым принципам разработки СБИС-архитектур относят:

массовый параллелизм
глобальность связей
локальность связей
модульность
монолитность
последовательность
минимизированный ввод-вывод
максимизация ввода-вывода
единичный параллелизм
регулярность


Основу интегрированной среды проектирования кристаллов матричных СБИС или систем на целой пластине составляет:

полупроводниковый компоновщик
кремниевый компилятор
база знаний, содержащая стандартные паттерны проектирования
матричный компилятор


В интегрированной программной среде проектирования кристаллов матричной СБИС или систем на целой пластине интеллектуальная надстройка над кремниевым компилятором, призванная отобразить исходный алгоритм на матричную или иную структуру, адекватную граф-потоку сигналов называется:

интеллектуальный обработчик сигналов
структурный компилятор
диспетчер
матричный компилятор
кремниевый компоновщик


В интегрированной программной среде проектирования кристаллов матричной СБИС или систем на целой пластине совокупность кремниевого и структурного компиляторов представляет собой:

диспетчер
структурный компилятор
интеллектуальный обработчик сигналов
матричный компилятор
кремниевый компоновщик


Каждый бит-процессор матрицы СБИС Н1841 ВФ1 содержит:

канал управления
канал ошибок
канал АЛУ
канал транзита
канал синхронизации


Условное обозначение WTR соответствует следующей конструкции бит-процессора:

расширенный транзит
неравнозначность
запоминание единицей
нет операции


Основные достоинства СБИС типа Н1841 ВФ1, на основе которой может быть создана аппаратная платформа для МКМД-бит-потоковых вычислительных технологий, состоят в следующем:

технология производства значительно дешевле импортных аналогов
она не критична к "интеллектуальности" средств проектирования
она прошла широкомасштабные испытания и хорошо зарекомендовала себя
она имеет самое низкое энергопотребление в своём классе
она воспроизводима на любом уровне топологических норм промышленного изготовления


Разработанная в 1984 году СБИС Н1841 ВФ1 представляет собой:

матрицу 5х5 асинхронно работающих бит-процессоров
матрицу 4х4 синхронно работающих бит-процессоров
матрицу 5х4 асинхронно работающих бит-процессоров
матрицу 5х4 синхронно работающих бит-процессоров


При проектировании МКМД-бит-потоковых матричных СБИС конструктивно неделимой единицей проекта в диагностической плоскости является:

вычислительная система целиком
матрица бит-процессоров
транзистор
отдельный процессор


Проектирование СБИС ведется "сверху-вниз" в следующих плоскостях:

диагностической
структурно-функциональной
программно-аппаратной


Инструкция "генерация константы" бит-процессора используется:

для циклического воспроизведения на выходах канала транзита 8-битного операнда, хранимого в полях регистра бит-инструкции и занесенного туда при загрузке микропрограммы в бит-матрицу
как чисто коммутационная операция транзитной передачи трех операндов по независимо адресуемым направлениям
которая используется для управления потоками данных по содержимому какого-либо однобитного признака


Вид параллелизма, при котором процессы исполняются не только параллельно, но и на разных, часто слабосвязанных исполнителях называется:

квазипараллелизм
слабосвязанный параллелизм
распределенное исполнение
естественный параллелизм


В современных условиях основная сфера использования МКМД-бит-потоковых технологий - это:

цифровая обработка сигналов, изображений и потоков данных режима реального времени
системы управления
искусственный интеллект
телекоммуникации


При управлении потоками данных в параллельных транспьютерных системах процесс возвращается в список диспетчеризации:

если все из обслуживающих его таймеров станут не готовыми
если любой из обслуживающих его каналов станет не готовым
если любой из обслуживающих его таймеров станет готовым
если любой из обслуживающих его каналов станет готовым
если любой из обслуживающих его таймеров станет не готовым


Проблема систолического подхода к проектированию СБИС состоит в том, чтобы:

на регулярной коммутационной структуре добиться "биений" тех и только тех переменных, которые требуется реализовать в конкретном алгоритме
получить декартово произведение нескольких переменных
учесть содержимое данных для снижения количества операций, затрачиваемых на каждый проход алгоритма


По сравнению с МКМД-бит-потоковыми технологиями ОКМД-технологии являются:

более сложными с точки зрения организации вычислений
более простыми с точки зрения инструментальных средств поддержки проектирования
более сложными с точки зрения инструментальных средств поддержки проектирования
более простыми с точки зрения организации вычислений


Все задачи, решаемые современными (Б)ВС, можно разбить на следующие классы:

задачи, решение которых не требует арифметико-логического преобразования ни индексов, ни содержимого обрабатываемых данных
задачи, решение которых требует арифметико-логического преобразования содержимого обрабатываемых данных
задачи, решение которых требует арифметико-логического преобразования только индексов обрабатываемых данных
задачи, решение которых требует арифметико-логического преобразования и содержимого, и индексов обрабатываемых данных


Оцените объем оборудования одномерной систолической матрицы для декартова произведения на двух встречных потоках:
 
 
Оцените коэффициент использования одномерной систолической матрицы для декартова произведения на одном пространственно фиксированном потоке:

 
Оцените время задержки одномерной систолической матрицы для декартова произведения на двух однонаправленных потоках:


Набором символов – XOR обозначается следующая бит-инструкция СБИС Н1841 ВФ1:

неравнозначность
нет операции
расширенный транзит
логическое умножение с инверсией


Основная особенность синтеза (П)ПЗУ-программируемых бит-процессоров состоит в том, что на систему управления такими бит-процессорами расходуется меньше вентилей и меньше площади кристалла, чем у репрограммируемых бит-процессоров:

на систему управления такими бит-процессорами расходуется меньше площади кристалла, чем у репрограммируемых бит-процессоров
на систему управления такими бит-процессорами расходуется больше вентилей, чем у репрограммируемых бит-процессоров
на систему управления такими бит-процессорами расходуется меньше вентилей, чем у репрограммируемых бит-процессоров
на систему управления такими бит-процессорами расходуется больше площади кристалла, чем у репрограммируемых бит-процессоров


Ранжирование данных относится к следующему классу задач:

векторно-матричная обработка
перестановки типа "транспонирование матриц"
организация эффективного управления системой рассылки и хранения бит-инструкций


В классе булевых функций функциональную интенсивность использования одного такта бит-процессора можно повысить за счет:

увеличения количества входных и выходных операндов АЛУ
сужения структурно-функциональные возможности внутренних и внешних связей бит-процессора
расширения структурно-функциональных возможностей внутренних и внешних связей бит-процессора
уменьшения количества входных и выходных операндов АЛУ


Суть какого подхода сводится к построению иерархической системы согласованных тестов, наиболее полно и достоверно обеспечивающей контроль в течение всего жизненного цикла разработки, изготовления и использования сложных изделий вычислительной техники, содержащих сотни миллионов активных компонент?

интегрированного
комплексного
дифференцированного
иерархического


Сущность этого метода решения задачи построения проверяющих тестов для проектной и промышленной диагностики СБИС заключается в расчленении схемы СБИС на независимые, обычно функционально интерпретируемые, подсхемы:

метод декомпозиции
метод дифференциации
метод дезинтеграции
метод экстраполяции


В современных (Б)ВС неделимой единицей диагностического проекта может быть только:

УБИС
вычислительная система
транзистор
СБИС
процессор


Для АЛУ, выполненного по схеме МЛМ, разница между экспериментальными и теоретическими значениями вероятностей сохранения работоспособности функций вызвана:

взаимно компенсирующими отказами
внешними факторами
погрешностью измерений
отказами вентилей, которые не участвуют в реализации функций


Если величина   полного теста с уменьшением его длины только увеличивается, то такой тест считается:

перспективным
минимальным
когда каждый процесс ждет некоторого действия со стороны другого процесса
квази-полным


Если величина теста не может быть понижена любым другим тестом, то такой тест считается:

максимальным
достаточно надёжным
полным
вырожденным


В АЛУ на основе УЛМ являются вложенными все функции, кроме:

логического умножения
деления по модулю
инверсии
арифметической суммы


Основным источником потери работоспособности БП и всей бит-матрицы является:

канал транзита
диспетчер
регистр бит-инструкций
регистр данных


Нет необходимости моделировать полное пространство отказов в существенно неоднородных блоках и устройствах для следующих технологий (следующей технологии):

RISC-процессоров
МКМД-бит-потоковых вычислительных технологий
МКМД-бит-потоковых вычислительных технологий


Рост отказоустойчивости бит-процессоров на схемотехническом уровне:

позитивно сказывается на системотехническом уровне
не оказывает существенного влияния на схемотехнический уровень
не оказывает существенного влияния на схемотехнический уровень
уменьшает латентный период накопления карты отказов
увеличивает латентный период накопления карты отказов


В МКМД-бит-потоковых вычислительных технологиях переход с микропрограммного на ассемблерный уровень организации вычислений осуществляется методами и средствами:

"восходящего" микропрограммного конструирования, которому всегда предшествует фаза "восходящей" декомпозиции поток-оператора пользователя в граф-поток реализующих его слов-инструкций
"нисходящего" микропрограммного конструирования, которому всегда предшествует фаза "восходящей" декомпозиции поток-оператора пользователя в граф-поток реализующих его слов-инструкций
"нисходящего" микропрограммного конструирования, которому всегда предшествует фаза "нисходящей" декомпозиции поток-оператора пользователя в граф-поток реализующих его слов-инструкций
"восходящего" микропрограммного конструирования, которому всегда предшествует фаза "нисходящей" декомпозиции поток-оператора пользователя в граф-поток реализующих его слов-инструкций


Бит-потоковая инструкция отличается от слов-потоковой    тем, что:

в ней циклически обнуляется старший (буферный) разряд каждого операнда-приемника
в ней циклически обнуляется старший (буферный) разряд каждого операнда-приемника
в ней циклически обнуляется старший (буферный) разряд последнего операнда-источника
в ней циклически обнуляется знаковый разряд последнего операнда-приемника
в ней циклически устанавливается в единицу знаковый разряд каждого операнда-приемника


Во время микропрограммного конструирования в фазе декомпозиции:

алгоритмы реализации слов-инструкций должны быть представлены в последовательной конвейерной форме, все циклы должны завершаться "по условию"
алгоритмы реализации слов-инструкций должны быть представлены в последовательной конвейерной форме, все циклы должны завершаться "по счётчику"
алгоритмы реализации слов-инструкций должны быть представлены в параллельной конвейерной форме, все циклы должны завершаться "по счётчику"
алгоритмы реализации слов-инструкций должны быть представлены в параллельной конвейерной форме, все циклы должны завершаться "по условию"


Целочисленное время задержки, определяемое граф-потоком, реализуемым на уровне слов- или поток-инструкции называется:

лексическим сдвигом
технологическим сдвигом
потоковым сдвигом
алгоритмическим сдвигом


Традиционным для конвейерной арифметики является следующий формат данных фиксированной запятой:

младший n-й бит – знаковый разряд, (n+1)-й бит - "буферный" разряд (z) и  -е биты – мантисса
старший n-й бит – знаковый разряд, (n+1)-й бит - "буферный" разряд (z) и  -е биты – мантисса
старший n-й бит - "буферный" разряд, (n-1)-й бит – знаковый разряд (z) и  -е биты – мантисса
младший n-й бит - "буферный" разряд, (n+1)-й бит - знаковый разряд (z) и  -е биты – мантисса


Потоковая бит-инструкция - это:

"непрерывное" запоминание единицей бит-потока операнда-источника
расширенный транзит из бит-потока операндов-источников в бит-поток операндов-приёмников
"непрерывное" сложение двух "бесконечных" бит-потоков операндов-источников


В каком виде операнды подаются на входы операционных устройств?

старшим разрядом вперед, а "буферный" разряд принудительно устанавливается в единицу после каждого алгебраического сложения
старшим разрядом вперед, а знаковый разряд принудительно устанавливается в единицу перед каждым алгебраическим сложением
младшим разрядом вперед, а "буферный" разряд принудительно обнуляется после каждого алгебраического сложения
младшим разрядом вперед, а знаковый разряд принудительно обнуляется перед каждым алгебраическим сложением


DD-ассоциативная "маскирующая" переменная    получена:

инверсией (IC) циклической константы    вида: старший бит - "1", а (n-1) младших бит - "0"
инверсией (IC) циклической константы    вида: младший бит - "0", а (n*s-1) старших бит - "1"
инверсией (IC) циклической константы    вида: старший бит - "0", а (n-1) младших бит - "1"
инверсией (IC) циклической константы    вида: младший бит - "1", а (n-1) старших бит - "0"


В МКМД-бит-потоковой вычислениях неделимой единицей инициализации являются:

отдельные слов-инструкции
пространственно-временные потоки бит-данных
отдельные операнды
пространственно фиксированные потоки бит-инструкций


В МКМД-бит-потоковой вычислениях неделимой единицей обработки являются:

пространственно-временные потоки бит-данных
отдельные слов-инструкции
отдельные операнды
пространственно фиксированные потоки бит-инструкций


В МКМД-бит-потоковых вычислительных технологиях сверхоперативное управление взаимодействием пространственно-временных и изначально "бесконечных" бит-потоков данных с пространственно фиксированным на бит-матрице потоком бит-инструкций - это:

основное назначение коммутативных конструкций
основное назначение аддитивных конструкций
основное назначение ассоциативных конструкций
основное назначение дистрибутивных конструкций


В базовой архитектуре МКМД-бит-потокового (суб)процессора многопортовые ОЗУ поддерживаются:

ОКОД-бит-потоковым скалярным адресным сопроцессором
МКМД-бит-потоковым векторным адресным сопроцессором
ОКМД-бит-нейронным векторным адресным сопроцессором
МКОД-бит-сопроцессором баз данных


Система команд расширенной гарвардской архитектуры, обычно используемой при микропрограммном конструировании МКМД-бит-потоковых (суб)процессоров в качестве базовой, схожа с:

MISC-подобной системой команд
OISC-подобной системой команд
RISC-подобной системой команд
CISC-подобной системой команд


Как и в традиционных БЦВМ, в базовой архитектуре МКМД-бит-потокового (суб)процессора используются:

одновходовые операционные устройства последовательного типа
многовходовые операционные устройства параллельного типа
многовходовые операционные устройства последовательного типа
двухвходовые операционные устройства параллельного типа


P-шина (суб)процессора используется:

при оперативной реконфигурации связей между операционными устройствами
при оперативной модификации параметров потоков данных
при инициализации поток-оператора
при оперативной модификации параметров потоков команд


Процедуры инициализации проблемно- или алгоритмически ориентированных субпроцессоров:

задают требуемое конечное состояние адресации потоков данных
задают начальное состояние блоков управления
задают начальное состояние адресации потоков данных
задают требуемое конечное состояние блоков управления


При отказе центрального процессора процедура инициализации проблемно- или алгоритмически ориентированных субпроцессоров:

запускается с земли вручную
запускается автоматически
обеспечивает загрузку микропрограмм, которые отвечают за жизненно важные функции управления и экипажа
запускается экипажем ЛА вручную


Процедуры инициализации проблемно- или алгоритмически ориентированных субпроцессоров запускаются:

адресным сопроцессором
командиром экипажа ЛА
центральным процессором
наземным диспетчером


Управление процессом инициализации проблемно- или алгоритмически ориентированных субпроцессоров осуществляется:

специальным отказоустойчивым контроллером
центральным процессором
командиром экипажа ЛА
адресным сопроцессором


Операционное ядро векторно-матричных преобразований, которые доминируют в современных задачах цифровой обработки сигналов и изображений темпа реального времени, образует:

свертка
развертка
векторное произведение
скалярное произведение


Обмен данными с центральными процессорами БВС МКМД-бит-потоковые (суб)процессоры осуществляют через:

последовательные порты
системные шины в режиме реального времени
параллельные порты
беспроводную локальную сеть


Основное преимущество многопроцессорных конфигураций в МКМД-бит-потоковых (суб)процессорах состоит в:

повышенной точности вычислений
повышенной устойчивости к отказам
быстром парировании отказов
пониженном энергопотреблении


Укажите необходимую предпосылку эффективного использования PD-ассоциативных конструкций:

архитектура (Б)ВС сводится к фон-неймановскому типу
используемые вычислительные технологии инвариантны ограничениям, налагаемым на условия работы микроэлектронной базы
содержимое бит множителя определяет структуру "сдвигов-сложений"
выделение фрагментов с линейным ходом программ, в которых циклы можно организовать по счетчику, а не по условию


Какие алгоритмы формирования результирующей матрицы используются в МКМД-бит-потоковых субпроцессорах цифровой обработки сигналов?

алгоритмы формирования по столбцам
алгоритмы поэлементного формирования
алгоритмы формирования по строкам
алгоритмы формирования по главным диагоналям


Каким методом осуществляется настройка МКМД-бит-процессорной матрицы на активный поток-оператор для компенсации системных временных издержек в субпроцессорных трактах?

методом трансляции
методом интерполяции
методом декомпозиции
методом интерпретации


В МКМД-бит-процессорной технологии при локализации отказов неделимой единицей проекта являются:

бит-инструкции
поток-инструкции
слов-инструкции


Назовите главное отличие программного конструирования МКМД-бит-потоковых субпроцессоров от кремниевой компиляцией заказных СБИС или УБИС.

оперативность исполнения проекта
различная стоимость затрат на тестирование
экологичность производства
общая стоимость проекта


При проектировании и работе МКМД-бит-потоковых субпроцессоров синтез топологической схемы каждого поток-оператора проводится:

априори
в темпе реального времени
апостериори


В МКМД-бит-процессорной технологии при проектировании и работе в нормальном режиме неделимой единицей проекта являются:

слов-инструкции
бит-инструкции
поток-инструкции


В МКМД-бит-процессорной технологии при программном конструировании и парировании отказов неделимой единицей проекта являются:

бит-инструкции
слов-инструкции
поток-инструкции


Внимание !
Вопросы к тесту выложены исключительно в ознакомительных целях: количество вопросов может не совпадать с действительным, актуальность не поддерживается,- за решением теста Welcome to the cashier!

В диагностической плоскости проекта микропрограммного конструирования осуществляется:

трансформация рабочего тела микропрограммы в загрузочный формат
декомпозиция задачи пользователя
компоновка библиотечных слов-команд в микропрограммы
исследование микропрограммы на устойчивость


Промышленные микропрограммные тесты в МКМД-бит-потоковых технологиях:

никогда не проводятся
направлены на составление полной карты отказов
прекращают свою работу при обнаружении первого отказа
не прекращают свою работу до остановки вручную


Парирование карт отказов может осуществляться:

во время вычислений
без отключения источников питания
в пакетном режиме
в реальном времени


В топологической плоскости проекта микропрограммного конструирования осуществляется:

трансформация рабочего тела микропрограммы в загрузочный формат
декомпозиция задачи пользователя
исследование микропрограммы на устойчивость
компоновка библиотечных слов-команд в микропрограммы


Назовите характеристики парирования карт отказов в режиме реального времени:

экономное использование аппаратного резерва
интерактивный микропрограммный ремонт МКМД-бит-потоковых субпроцессоров
автоматическая процедура перекомпоновки рабочего тела микропрограммы
существенные затраты аппаратного резерва


Назовите характеристики парирования карт отказов в пакетном режиме:

автоматическая процедура перекомпоновки рабочего тела микропрограммы
существенные затраты аппаратного резерва
экономное использование аппаратного резерва
интерактивный микропрограммный ремонт МКМД-бит-потоковых субпроцессоров


Рекуррентные процедуры синтеза ассоциативных слов- и поток-инструкций определяются:

Предп очтениями конечного пользователя
доступным программным обеспечением
бюджетом проекта
термальным составом


Один и тот же оператор подстановки TRANSDD можно реализовать следующим образом (один или несколько):

DCA – MEMORY – READ
DCA – MEMORY – READ – OUT
MEMORY – WRITE – DCA – READ
WRITE – MEMORY – DCA – READ – OUT


Какая их перечисленных поток-инструкций требует минимальных аппаратных затрат?

TRANSPDv
TRANSDD
TRANSDPv


Область задач, где МКМД-бит-потоковые вычислительные технологии гарантируют системотехнический выигрыш, задается следующими требованиями:

"время жизни" многопроцессорной (Б)ВС должно быть в 1-2 раза больше времени наработки на один отказ одной комплектующей СБИС
пропускная способность по потокам инструкций не должна превосходить предоставляемую отдельным процессором физическую пропускную способность по потокам инструкций
(сверх)многопроцессорная (Б)ВС должна быть абсолютно устойчивой по своим вычислительным характеристикам
"время жизни" многопроцессорной (Б)ВС должно быть на 1-2 порядка больше времени наработки на один отказ одной комплектующей СБИС


Процедуры инициализации проблемно- или алгоритмически ориентированных субпроцессоров запускаются:

адресным сопроцессором
центральным процессором
наземным диспетчером
командиром экипажа ЛА


Одна из особенностей вычислительной техники состоит в том, что на основе формальных моделей решаемых задач всегда можно точно и достоверно определить:

прямые алгоритмические затраты абстрактной вычислительной машины, способной выполнить полный набор требуемых управляющих процедур
прямые алгоритмические затраты абстрактной вычислительной машины, способной выполнить набор требуемых арифметико-логических действий
реальное количество операций, затрачиваемых на решение конкретной задачи


PD-ассоциативная зависимость между потоками инструкций и данных:

упрощает задачу управления в темпе реального времени
не позволяет оценить точное количество требуемых инструкций
позволяет оценить точное количество требуемых инструкций
усложняет задачу управления в темпе реального времени


Основное преимущество многопроцессорных конфигураций в МКМД-бит-потоковых (суб)процессорах состоит в:

быстром парировании отказов
повышенной точности вычислений
пониженном энергопотреблении
повышенной устойчивости к отказам


Оцените требуемую для поддержания темпа реального времени пропускную способность по потоку данных МКМД-бит-потокового субпроцессора медианной фильтрации для обрабатываемого изображения 256*256 пикселей при размере скользящего окна 5*5 пикселей, частоте кадров 50 Гц и разрядности входных данных - 8.

4,025 Гбит/c
6,144 Гбит/c
7,864 Гбит/c
1,966 Гбит/c


Оцените требуемую для поддержания темпа реального времени пропускную способность по потоку инструкций МКМД-бит-потокового субпроцессора медианной фильтрации для обрабатываемого изображения 128*128 пикселей при размере скользящего окна 5*5 пикселей, частоте кадров 50 Гц и разрядности входных данных - 8.

265 операций/c
3180 операций/c
4025 операций/c
1966 операций/c


Технология микропрограммного конструирования МКМД-бит-потоковых субпроцессоров осуществляется "сверху-вниз" в следующей плоскости:

структурно-функциональной
диагностической
топологической
интерфейсной


Технология микропрограммного конструирования МКМД-бит-потоковых субпроцессоров осуществляется " снизу-вверх" в следующей плоскости:

интерфейсной
топологической
диагностической
структурно-функциональной


Какие бы методы и средства распараллеливания вычислений ни применялись на различных уровнях управления ходом вычислительного процесса, рано или поздно архитектура (Б)ВС или ее отдельных компонент будет сведена:

к принстонскому типу
к фон-неймановскому типу
к гарвардскому типу
к расширенному гарвардскому типу


Архитектура оптоэлектронных базируется на:

обратном ассоциативном взаимодействии потоков инструкций и данных
коммутативном взаимодействии потоков инструкций и данных
прямом ассоциативном взаимодействии потоков инструкций и данных


Технология микропрограммного конструирования МКМД-бит-потоковых субпроцессоров имеет следующие характеристики:

Итеративность
полную автоматизированность
интерактивность


Чем предопределяется объектно-ориентированный подход к созданию инструментальной программной платформы МКМД-бит-потоковых технологий?

низкой ресурсоёмкостью этого подхода
возможностью парирования карт отказов в реальном времени
неразрывностью фаз декомпозиции поток-оператора и поиска его топологической схемы
наличием иерархии между проектируемыми объектами


На каком этапе решается проблема распараллеливания интерфейсных, операционных, адресных, управляющих и диагностических функций на аппаратном ресурсе бит-матрицы?

на интерфейсном этапе
на диагностическом этапе
на структурно-функциональной этапе
на топологическом этапе


Как используется интерактивный режим создания топологии СБИС или УБИС в кремниевой компиляции?

не используется совсем
только для коррекции "узких мест"
является единственным режимом


На каком этапе определяется структурно-функциональная схема бит-матричной СБИС?

на этапе схемо- и системотехнического проектирования
на этапе разработки технического задания
на топологическом этапе
на этапе тестирования


На каком этапе проектирования определяются физические модели поражающих факторов?

на этапе схемо- и системотехнического проектирования
на этапе тестирования
на топологическом этапе
на этапе разработки технического задания


Что из перечисленного входит в операционное ядро инструментальной платформы интерактивного микропрограммного конструирования?

аппаратный имитатор работы бит-матрицы
контроллер процессорного тракта
программный имитатор работы бит-матрицы
кремниевый компилятор


Инструментальная платформа интерактивного микропрограммного конструирования является:

несовместимой с системными программными средствами
системой закрытого типа
системой открытого типа


Какая иерархия между субъединицами проекта свойственна МКМД-бит-потоковой технологии:

бит-инструкции слов-инструкции термы поток-операторы
бит-инструкции термы слов-инструкции поток-операторы
поток-инструкции слов-инструкции термы бит-операторы
поток-операторы слов-инструкции термы бит-инструкции


В операционное ядро инструментальной платформы интерактивного микропрограммного конструирования (Designer) входят или входит:

кремниевый компилятор
графический редактор
термальный проектировщик
программный имитатор работы бит-матрицы


К каким бит-процессорам матрицы возможен аппаратный доступ в МКМД-бит-потоковых технологиях?

только к процессорам из центральной области матрицы
только к периферийным
ко всем
ни к каким


При создании инструментальной программной платформы МКМД-бит-потоковых технологий использование объектно-ориентированного подхода предопределяется следующими факторами или фактором:

необходимостью трансформация рабочего тела микропрограммы в загрузочный формат
многопроцессорная (Б)ВС должна быть абсолютно устойчивой по своим вычислительным характеристикам
наличием иерархии проектируемых объектов
специфическими требованиями к объектному коду микрокоманд


"Ахиллесовой пятой" вычислительной техники являются:

компоновка библиотечных слов-команд в микропрограммы
метод потока с прерыванием
изменения системы бит-инструкций из-за отказов аппаратуры
организация эффективного управления системой рассылки и хранения бит-инструкций


При интерактивном микропрограммном конструировании файл с расширением .PGM представляет собой:

бит-потоки отладочных данных, привязанные к каждому входу с точностью до такта начальной задержки
микропрограмму, задающую в шестнадцатеричном виде содержимое регистров бит-процессоров используемой матрицы
бит-потоки отладочных данных, привязанные к каждому выходу с точностью до такта конечной задержки
микропрограмму, задающую в двоичном виде содержимое регистров бит-процессоров используемой матрицы


Чем предопределено использование аффинных преобразований микропрограмм операционных модулей?

этот подход сложился исторически
облегчением автоматизации процедуры перекомпоновки рабочего тела микропрограммы
необходимостью сохранения общей топологии матрицы
необходимостью сохранения внутренних пространственно-временных связей между бит-инструкциями


При компоновке микропрограмм достаточно ограничиться:

контролем фаз поступления потоков команд на входы операционных модулей
контролем фаз поступления потоков данных на входы операционных модулей
контролем фаз поступления потоков команд на выходы операционных модулей
контролем фаз поступления потоков данных на выходы операционных модулей


Поиск компромисса между полнотой и временем обнаружения и локализации отказа является главной задачей в следующей плоскости проекта:

интерфейсной
диагностической
структурно-функциональной
топологической


В "окне" назначения входов/выходов можно работать:

с группой выделенных бит-процессоров
только с выделенным бит-процессором
окно не имеет отношения к работе с бит-процессорами


Укажите, в каком или каких режимах не может работать платформа интерактивного микропрограммного конструирования (Designer):

Входы-выходы
Такты
Частоты
Работа с выделением


При интерактивном микропрограммном конструировании файл с расширением .PIO представляет собой:

микропрограмму, задающую в двоичном виде содержимое регистров бит-процессоров используемой матрицы
микропрограмму, задающую в шестнадцатеричном виде содержимое регистров бит-процессоров используемой матрицы
бит-потоки отладочных данных, привязанные к каждому выходу с точностью до такта конечной задержки
бит-потоки отладочных данных, привязанные к каждому входу с точностью до такта начальной задержки


Что является "объектом" интерактивного графического редактирования при микропрограммном конструировании?

субпроцессор
содержимое слов-потока
терм
содержимое регистра бит-инструкции


Каким цветом представлены "нулевые" значения операндов на шкале трассировки платформы интерактивного микропрограммного конструирования?

значения операндов не имеют цветового представления
чёрным
красным
белым


Каким цветом представлены "единичные" значения операндов на шкале трассировки платформы интерактивного микропрограммного конструирования?

белым
зелёным
красным
значения операндов не имеют цветового представления


В каком процессе используется режим "Такты" платформы интерактивного микропрограммного конструирования?

в процессе компоновки слов-инструкций в поток-операторы
в процессе компоновки термов в слов-инструкции
в процессе компоновки поток-операторов в объектные коды
в процессе компоновки бит-инструкций в термы


Для термального синтеза МКМД-бит-потоковых субпроцессоров какого типа преднанзначена проблемно-ориентированная инструментальная платформа MatrixDesigner?

субпроцессоров векторно-конвейерной обработки потоков данных
субпроцессоров скалярно-матричной обработки потоков данных
субпроцессоров последовательно-параллельной обработки потоков данных
субпроцессоров векторно-матричной обработки потоков данных


Назовите причины или причину, по которой расчёт фазы продвижения вычислительной волны по бит-матрице происходит в интерактивном режиме.

неоднозначность правил распространения вычислительной волны
неустойчивость естественных свойств фазового пространства физической системы
низкая устойчивость к отказам контроллера (суб)процессорного тракта
необходимость оперативно вносить дополнения и изменения в проект без его полной перекомпиляции


Какие функции или функция реализует пользовательский интерфейс инструментальной платформы MatrixDesigner?

навигацию и масштабирование
взаимодействие с другими инструментальными платформами
экспорт и импорт операционных устройств
сохранение и загрузка всех данных создаваемой схемы


Какие функции или функция реализованы в операционном ядре инструментальной платформы MatrixDesigner?

навигация и масштабирование
электронная защита запатентованных библиотечных элементов
генерация операционных устройств
взаимодействие с другими инструментальными платформами


К каким последствиям приводит перемещение операционного модуля на коммутационной решетке?

к увеличению риска отказа модуля
к изменению времени поступления операндов на входы модуля
к изменению энергопотребления модуля
к разрыву DD-ассоциативных связей при сохранении PD-ассоциативных


Какие расширение имеют файлы проекта инструментальной платформы MatrixDesigner?

.pio
.pgm
.dpj
.mdo


Клетками в основном поле инструментальной платформы MatrixDesigner обозначаются:

поток-операнд
пространство между узлами координатной сетки
немодифицируемая группа бит-процессоров
отдельный бит-процессор


Чем обусловлена сложность программного обеспечения для интерактивного микропрограммного конструирования?

несовершенством парадигм программирования, имеющихся в распоряжении разработчиков
трудностью управления процессом разработки
неудовлетворительными способами описания поведения больших дискретных систем
отсутствием конкурентоспособных альтернатив


Что понимается под живучестью некоторого объекта или системы?

способность функционировать по заданным правилам при отказе отдельных частей
способность дать надёжную оценку вероятности появления отказа всей системы или объекта
способность обеспечить полное отсутствие отказов отдельных элементов или всей системы
способность функционировать каким-либо образом при отказе всей системы или объекта


К каким (Б)ВС предъявляются наиболее жесткие требования к качеству решения задач обеспечения живучести и восстановления работоспособности?

 (Б)ВС, задействованным в управлении аэрокосмическими летательными аппаратами
(Б)ВС, задействованным в защите информации в реальном времени
(Б)ВС, задействованным в обработке больших объёмов данных научных экспериментов
(Б)ВС, задействованным в обработке диагностических сигналов в медицине


При локализации и идентификации отказов пространство перебора разбивается на две части:

бит-процессоры, тестируемые прямыми методами, и бит-процессоры, тестируемые косвенными методами
сами бит-процессоры и связи между ними
бит-процессоры, с которых поступает сигнал, и бит-процессоры, с которых сигнала не поступает
заведомо отказавшие бит-процессоры и "подозрительные" бит-процессоры


Система обеспечения живучести МКМД-бит-потоковых (суб)процессоров включает следующие подсистемы:

обнаружения функциональных отклонений
локализации и идентификации отказов
парирования карт отказов
кремниевой перекомпиляции в режиме реального времени


Определите наиболее нагруженную в интеллектуальном отношении группу задач при обеспечении живучести МКМД-бит-потоковых субпроцессоров?

задачи трансформации исходного "рабочего тела"
задачи выбора толерантных преобразований исходного "рабочего тела"
задачи выбора не толерантных преобразований исходного "рабочего тела"
задачи аппаратной имитатции работы бит-матрицы


От каких факторов зависит темп реального времени в работе системы обеспечения живучести МКМД-бит-потоковых субпроцессоров?

время выбора подходящей топологии микропрограмм
время трансформации исходной топологии
эффективность управления системой хранения бит-инструкций
эффективность управления системой рассылки бит-инструкций


При обеспечении живучести МКМД-бит-потоковых субпроцессоров для глобальных аффинных преобразований исходным объектом служит:

субпроцессор
МКМД-бит-процессорная матрица
содержимое регистра бит-инструкции
топологическая схема микропрограммы


От чего зависит время выполнения аффинных преобразований микропрограмм?

особенностями компоновки библиотечных слов-команд в микропрограммы
от содержимого микропрограмм
специфическими требованиями к объектному коду микрокомманд
размерами используемой МКМД-бит-процессорной матрицы


Оцените количество каналов тестирования горизонтальных и вертикальных связей бит-матрицы размерности [I,J] с полнодоступной периферией:

2(I+J) тактов
1,5(I*J) тактов
1,5(I+J) тактов
(I+J) тактов


Оцените время диагностики горизонтальных и вертикальных связей в бит-матрице размерности [I,J], имеющей по одному тестовому входу и выходу слева и снизу.

3,5(I+J) тактов
(I+J) тактов
1,5(I+J) тактов
2(I*J) тактов


Оцените время диагностики горизонтальных и вертикальных связей в бит-матрице размерности [I,J] с полнодоступной периферией.

1,5(I*J) тактов
(I+J) тактов
1,5(I+J) тактов
2(I+J) тактов


Как называют независимое распространение по каналам транзита двух соседних строк бит-процессоров с возвращением отклика по каналам транзита третьей строки?

T-рекурсивный функциональный тест
T-рекурсивный возвратный тест
2FT-рекурсивный возвратный тест
FT-рекурсивный функциональный тест


Основной недостаток рекурсивных в пространстве и во времени алгоритмов локализации и идентификации отказов состоит в том, что неисправность:

в каждом последующем бит-процессоре "блокирует" доставку откликов от всех предыдущих бит-процессоров
в каждом предыдущем бит-процессоре "блокирует" доставку откликов от всех последущих бит-процессоров
в каждом последующем бит-процессоре нарушает логику перебора комбинаций входных тест-данных в предыдущих бит-процессорах тестируемого канала
в каждом предыдущем бит-процессоре нарушает логику перебора комбинаций входных тест-данных в последующих бит-процессорах тестируемого канала


В Т-рекурсивных тестах основной вклад в увеличение неопределенности задач локализации и идентификации отказов вносят:

неисправные эквидистантные P-триггеры двумерной FIFO-регистровой P-шины бит-матрицы
неисправные эквидистантные D-триггеры двумерной LILO-регистровой D-шины бит-матрицы
неисправные эквидистантные D-триггеры двумерной FIFO-регистровой D-шины бит-матрицы
неисправные эквидистантные P-триггеры двумерной LILO-регистровой P-шины бит-матрицы


Микро-"вихрем", который образуется в цепи обратной связи АЛУ бит-процессора, обусловлены последствия отказа в случае:

инверсии PD-ассоциативного управления бит-инструкциями ADD и ST1
инверсии DD-ассоциативного управления бит-инструкциями NAND и XOR
ненулевое начальное состояние FIFO-регистров-аккумуляторов накапливающих сумматоров
нулевое начальное состояние LILO-регистров-аккумуляторов накапливающих сумматоров


Чем парируется отказ начальной установки его FIFO-регистрового аккумулятора в случае сумматора-накопителя:

проверкой правильности реализации слов-инструкции DCC
нелинейным AP-ассоциативным преобразованием
обнулением управляющих, DD-ассоциативных, циклических констант
обнулением D-триггеров


Как рассматривают проверяемые бит-процессоры приходится при синтезе тестовых последовательностей?

как однотактные автоматы
как многотактные автоматы
как конечные автоматы
как комбинационные автоматы


При микропрограммном конструировании МКМД-бит-потоковых (суб)процессоров в качестве базовой обычно используется следующая архитектура:

параллельная
фон Неймана
гарвардская
расширенная гарвардская
расширенная принстонская


При работе в режиме коммутационного автомата используются:

неустойчивость естественных свойств фазового пространства физической системы
матрица переходов
D-триггеры канала АЛУ
D-триггеры канала транзита


Какие факторы оказывают основное влияние на время получения индивидуальных откликов от всех бит-процессоров тестируемого канала?

бит-потоки отладочных данных, привязанные к каждому выходу с точностью до такта конечной задержки
режим работы бит-процессора
содержимое регистра бит-инструкции
бит-потоки отладочных данных


Как рассматривают проверяемые бит-процессоры приходится при синтезе тестовых последовательностей?

как конечные автоматы
как однотактные автоматы
как многотактные автоматы
как комбинационные автоматы


Критерий эффективности работы адаптивных алгоритмов генерации тестовых микропрограмм определяется следующими факторами или фактором:

сложностью анализа полученных на основе теста откликов
временем синтеза теста
сложностью синтеза теста
временем анализа полученных на основе теста откликов


Бит-процессор может работать в следующих режимах:

многотактного автомата
конечного автомата
комбинационного автомата
конечного автомата


Какие факторы оказывают основное влияние на снижение размерности диагностируемого пространства?

схемотехнические факторы
системотехнические факторы
физико-технические факторы
электротехнические факторы


Какие факторы оказывают основное влияние на снижение времени каждого проводимого теста?

физико-технические факторы
схемотехнические факторы
системотехнические факторы
электротехнические факторы


В чем состоит принципиальное отличие тестовых микропрограмм эксплуатационной диагностики?

в них только один операнд подается и распространяется по бит-матрице как независимый, а второй формируется за счет реакции последующего бит-процессора
в них оба операнда формируются за счет реакции последующего бит-процессора
в них оба операнда подаются и распространяются по бит-матрице как независимые


Что является объектом диагностики при использовании не Tlf-адаптивных алгоритмов тестирования?

группа субпроцессор
вся МКМД-бит-процессорная матрица
часть МКМД-бит-процессорной матрицы
субпроцессор


От каких конструктивных характеристик бит-матрицы зависит продолжительность её диагностики?

размеры бит-матрицы
разрядность гальванических шин
разрядность конфигурация гальванических шин
триггеры канала АЛУ


Каков общий первый шаг последовательностей всех процедур тестирования?

анализ откликов на подаваемые тест-данные
вычисление количества правильных реакций для всевозможных подмножеств карт
"прослушивание" канала теста без подачи тест-данных
импорт операционных устройств


Чем обусловлена эффективность всей системы локализации и идентификации отказов в бит-матрице?

тривиальностью управления процессом разработки
исчерпывающими способами описания поведения больших дискретных систем
совершенством парадигм программирования, имеющихся в распоряжении разработчиков
скоростью адаптации линейных тестов и откликов на действующую карту отказов


Для какого вида диагностики характерна полная гальваническая доступность всех периферийных процессоров по данным:

для эксплуатационной диагностики
для аппаратной эмуляции диагностических процедур
для корректирующей диагностики
для промышленной диагностики


Выберите истинное утверждение или утверждения.

возможно однозначно идентифицировать координату отказа в рамках одного вертикального теста
невозможно однозначно идентифицировать координату отказа в рамках одного вертикального теста
невозможно однозначно идентифицировать координату отказа в рамках одного горизонтального теста
возможно однозначно идентифицировать координату отказа в рамках одного горизонтального теста


Решающий вклад в минимизацию времени программирования бит-матрицы вносит:

структура DD-ассоциативных связей
Tlf-адаптивность вторичной топологии тестовых микропрограмм
конструкция гальванической D-шины
конструкция FIFO-регистровой Р-шины


Каким фильтром наиболее эффективно фильтруются "точечные" помехи для алгоритма обработки бинарного изображения в астронавигации?

фильтром с конечной импульсной характеристикой
инфракрасным
ультрафиолетовым
медианным


В основе решения каких задач лежит определение пространственного положения линии визирования от космического летательного аппарата (КЛА) до центра некоторой "неподвижной" яркой звезды, используемой в качестве астроориентира?

задач прикладной астрофизики
задач автоматической астронавигации
задач моделирования движения небесных тел
задач наведения баллистических ракет


При реализации алгоритма слежения за центром масс астроориентира на ассемблерном уровне выдерживается следующий принцип:

много инструкций - много процессоров
одна инструкция - много процессоров
много инструкций - один процессор
одна инструкция - один процессор


МКМД-бит-потоковые субпроцессоры отличаются от остальных программируемых средств вычислительной техники тем, что работают в режиме:

компиляции прикладных программ
адаптации прикладных программ
отладки прикладных программ
интерпретации прикладных программ


Модуль медианной фильтрации бинарного изображения MMF25 осуществляет:

MF-рекурсивный возвратный тест
суммирование бинарных яркостей пикселей, принадлежащих одному и тому же положению "скользящего окна" на исходном изображении
компоновку библиотечных слов-команд в микропрограммы
сравнение накопленной разности с определённым пороговым значением


В МКМД-бит-потоковых технологиях для суммирования однобитного потока данных его разделяют на два потока по принципу:

биты в прямом коде – биты в дополнительном коде
чётные биты – нечётные биты
биты в прямом коде – биты в обратном коде
биты сигнала – биты помех


Медианный фильтр является:

нелинейным фильтром
фильтром с конечной импульсной характеристикой
фильтром с конечной импульсной характеристикой
линейным фильтром


В режиме интерпретации слов-инструкций модуля медианной фильтрации MMF25 полезными для пользователя являются только следующие слов-инструкции или слов-инструкция:

накопление суммы
перебор комбинаций входных тест-данных
обнуление D-триггера
сравнение с порогом


Блоки модуля медианной фильтрации MMF25 не реализует следующие слов-инструкции или слов-инструкцию:

управления циклом суммирования
инициации порогового значения
сравнения с порогом и подстановки результата сравнения
суммирования


Модуль формирования построчных гистограмм отфильтрованного бинарного изображения и их циклического сглаживания 2-элементным "скользящим окном" (LHM) осуществляет:

сглаживание гистограммы
подсчет количества "единичных" пикселей в каждом столбце
2FT-рекурсивный возвратный тест
"блокировку" откликов от неисправных бит-процессоров


Блок циклического сглаживания DWH2 построчной гистограммы 2-элементным "скользящим окном" представляет собой:

сумматор двух смежных операндов
обнулитель начального состояния FIFO-регистров-аккумуляторов накапливающих сумматоров
блок управления бит-инструкциями NAND и XOR
подавитель паразитных реакций медианного фильтра


Модуль "свертки" вектор-столбца построчной гистограммы отфильтрованного изображения (SMM) включает:

8-разрядный делитель отрицательных чисел
блок генерации DD-ассоциативных связей
блок генерации случайных чисел
накапливающий сумматор построчной гистограммы


Блок управления циклом накопления CADDA16(128) построчной гистограммы представляет собой:

управляющий генератор
задающий генератор
передающий генератор
управляемый генератор


Модуль формирования построчных гистограмм отфильтрованного бинарного изображения и их циклического сглаживания 2-элементным "скользящим окном" (LHM) содержит:

контроллер правильности работы каналов субпроцессора
блок циклического сглаживания
блок управления циклом накопления
циклический накапливающий сумматор


В делителе модуля определения положение центра масс астроориентира использован следующий алгоритм или алгоритмы:

алгоритм Маркова
алгоритм деления с неограниченной точностью
алгоритм быстрого деления
алгоритм деления со сдвигом и восстановлением остатка


Накапливающий сумматор ADDRH32 модуля "свертки" вектор-столбца (SMM) определяет:

содержимое регистра бит-инструкции
суммарную яркость каждого кадра обрабатываемого бинарного изображения
цикл приращения целочисленных значений весовых коэффициентов
величину приращения целочисленных значений весовых коэффициентов


Модуль определения положения центра масс астроориентира на оси Х (CMM) представляет собой:

матрицу переходов
преобразователь "прямой код - дополнительный код"
генератор весовых коэффициентов
8-разрядный делитель


В модуле определения положение центра масс астроориентира дублирующий канал арифметической обработки включает:

большее количество модулей и блоков обработки, чем основной
в указанном модуле дублирующий канал арифметической обработки отсутствует
меньшее количество модулей и блоков обработки, чем основной
те же модули и блоки обработки, что и основной


Модуль контроля правильности работы логических устройств субпроцессора (ICLM) содержит:

блок выделения тестовых строк
блок сравнения
блок управления циклом сравнения
блок генерации эталонной реакции


Модуль контроля правильности работы логических устройств субпроцессора (ICLM) осуществляет:

функции коммутационного автомата
оценку сложности анализа полученных на основе теста откликов
циклическое сравнение накопленных сумм
"прослушивание" канала теста без подачи тест-данных


Критерий эффективности работы адаптивных алгоритмов генерации тестовых микропрограмм определяется следующими факторами или фактором:

временем синтеза теста
временем анализа полученных на основе теста откликов
сложностью анализа полученных на основе теста откликов
сложностью синтеза теста


Какие модули вносят максимальный вклад в пропускную способность по потокам исполняемых инструкций и преобразуемых потоков данных?

модуль "скользящего окна" (SWM25)
модуль "свертки" вектор-столбца (SMM)
медианной фильтрации (MMF25)
модуль циклической генерации тест-данных (DTM)


Качество работы МКМД-бит-потокового субпроцессора слежения за "центром масс" астроориентира оценивается по следующим показателям или показателю:

вычислительная устойчивость
отказоустойчивость
производительность
добротность


Как оценивается размерность задачи управления скольжением по исходному изображению, если N и M - линейные размеры изображения и "скользящего окна" соответственно?

O(2N*2M)
O(N2*M2)
O(2N+2M)
O(N2+M2)


В МКМД-бит-потоковых субпроцессорных трактах общего темпа поступления входного потока регламентируется:

теоремой Коши
законом Мура
теоремой Виета
теоремой Котельникова


Какие вложенные циклы или цикл имеет задача управления перемещением "скользящего окна"?

модификация индекса столбца "скользящего окна"
модификация индекса строки изображения
модификация главной диагонали изображения
транспонирование матрицы "скользящего окна"


В чём состоит негативное последствие использования МКМД-бит-потоковой вычислительной технологии в тракте управления (К)ЛА:

в невозможности проводить эксплуатационную диагностику МКМД-бит-потоковой вычислительной техники
время задержки превосходит время обработки любыми другими вычислительными средствами 1 кадра входного видеоизображения
в несовершенстве парадигм программирования МКМД-бит-потоковой вычислительной техники
негативных последствий нет


Принято считать вычислительный процесс устойчивым, если:

абсолютная или относительная погрешность вычислений не превосходит соответствующей погрешности представления исходных данных
скорость адаптации линейных тестов превосходит скорость откликов на действующую карту отказов
абсолютная или относительная погрешность вычислений превосходит соответствующую погрешность представления исходных данных
невозможно однозначно идентифицировать координату отказа в рамках одного вертикального теста


В кремниевых компиляторах декомпозиция операторов пользователя осуществляется:

в реальном времени
в пакетном режиме
на FIFO-регистровой решетке
фазовым сдвигом


В МКМД-бит-потоковой технологии на стадии поиска оптимальной топологии размещаемыми объектами являются:

бит-операции
однобитные процедуры
поток-операторы
операторы языка низкого уровня

Вы можете обратится к нам напрямую, через:

skype По Skype: molodoyberkut
telegram По Telegram: @MolodoyBerkut
icq По ICQ: 657089516

Или через форму обратной связи на нашем сайте
Пока сочиняется...
4.png