Сертификат "Архитектура и организация ЭВМ"
  • Сертификат "Архитектура и организация ЭВМ"
  • Сертификат "Архитектура и организация ЭВМ"
Сертификат "Архитектура и организация ЭВМ"
  • Сертификат "Архитектура и организация ЭВМ"
  • Сертификат "Архитектура и организация ЭВМ"

Архитектура и организация ЭВМ

700,00 руб.
В течение часа!
Экзамен "Архитектура и организация ЭВМ" для пользователей и системных администраторов.
Количество
Есть в наличии!

Форма сдачи теста: Экстерн
Количество вопросов: 30
Проходной балл: 90% и выше
Срок действия сертификата: неограничен

Сертификат появляется в профиле ресурса INTUIT, и Вы можете заказать его бумажную версию на сайте INTUIT.
10232 шт.
Внимание !
Вопросы к тесту выложены исключительно в ознакомительных целях: количество вопросов может не совпадать с действительным, актуальность не поддерживается,- за решением теста Welcome to the cashier!

Какое состояние имеет выход 5 трехвходового дешифратора, если состояние его входов равно 101?

1
0
информации для определения состояния данного выхода недостаточно



Какое состояние имеет выход 7 трехвходового дешифратора с инверсными выходами, если состояние его входов равно 101?

1
0
информации для определения состояния данного выхода недостаточно



Какое состояние имеют входы четырехвходового шифратора, если состояние его выходов равно 11?

0000
0010
0100
1000



При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", установится в состояние "1"?

S=0, R=0
S=0, R=1
S=1, R=0
S=1, R=1



Какое состояние имеют входы четырехвходового шифратора, если состояние его выходов равно 11?

0010
1000
0100
0000



Какое состояние входов является запрещенным для запоминающей ячейки, реализованной на элементах "И-НЕ"?

S=1, R=0
S=0, R=0
S=1, R=1
S=0, R=1



При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", установится в состояние "0"?


S=1, R=1
S=0, R=0
S=0, R=1
S=1, R=0



При каком значении синхросигнала переключается статический триггер?

в момент переключения синхросигнала с низкого уровня на высокий
в момент переключения синхросигнала с высокого уровня на низкий
в любое время за период действия разрешающего уровня синхросигнала



Какое состояние входов является запрещенным для запоминающей ячейки, реализованной на элементах "И-НЕ"?

S=0, R=1
S=1, R=1
S=0, R=0
S=1, R=0



При каком значении синхросигнала переключается динамический триггер?

при низком уровне сигнала
в момент изменения уровня синхросигнала
при высоком уровне сигнала



В каком типе триггерных схем изменение состояния возможно многократно за период действия синхросигнала при изменении состояния входных сигналов?

ни в каком
в динамическом триггере
в любом
в статическом триггере



Какое состояние имеет выход 6 трехвходового дешифратора, если состояние его входов равно 101 ?

0
1
информации для определения состояния данного выхода недостаточно



При каком значении синхросигнала переключается статический триггер?

в момент переключения синхросигнала с низкого уровня на высокий
в момент переключения синхросигнала с высокого уровня на низкий
в любое время за период действия разрешающего уровня синхросигнала



При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", не изменит своего состояния?

S=0, R=1
S=1, R=1
S=0, R=0
S=1, R=0



Какую функцию выполняет вторая ступень двухступенчатого триггера?

реализация таблицы переходов данного типа триггера после изменения уровня синхросигнала, обеспечившего прием новой информации в первую ступень
сохранение состояния первой ступени триггера или реализация таблицы переходов данного типа триггера после изменения уровня синхросигнала, обеспечившего прием новой информации в первую ступень, в зависимости от типа синхронизации
сохранение состояния первой ступени после изменения уровня синхросигнала, обеспечившего прием новой информации в первую ступень



Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 20-ти сигналов?

20
12
4



Какое состояние имеет трехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 10-ти сигналов?

0
1
10



Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 10-ти сигналов?

10
0
6



От чего зависит время задержки асинхронного счетчика?

от разрядности счетчика
от длительности высокого уровня сигнала, поступающего на счетный вход счетчика
от времени задержки триггеров, составляющих счетчик
от величины периода сигнала, поступающего на счетный вход счетчика



Для каких целей может использоваться сдвиговый регистр в АЛУ, выполняющем умножение чисел в прямом коде со старших разрядов множителя?

для сдвига множимого на очередном шаге
для сдвига частичного произведения на очередном шаге
для формирования знака произведения



Что характеризует триггерные схемы, составляющие регистр хранения?

общий сигнал синхронизации
использование двухступенчатых триггеров
одинаковый тип всех триггерных схем



Какие типы триггеров можно использовать для построения регистра хранения?

триггер любого указанного типа
D
JK
RS



Регистры сдвига строятся на двухступенчатых триггерах для того, чтобы

для повышения быстродействия регистра сдвига
увеличить разрядность регистра
отделить фазу приема новой информации в первую ступень от изменения состояния второй ступени



Какой счетчик называется реверсивным?

счетчик, состояние которого уменьшается на "1" при каждом поступлении сигнала на счетный вход
счетчик, состояние которого может как увеличиваться, так и уменьшаться на "1" в зависимости от того, на какой счетный вход поступает сигнал
счетчик, который имеет асинхронный вход сброса в "0"



Сколько асинхронных входов сброса в "0" имеет регистр хранения?

1
количество входов равно разрядности регистра
регистр хранения не может иметь асинхронных входов сброса в "0"



Сколько входов для последовательного ввода информации имеется в регистре, осуществляющем сдвиг в одну сторону?

2
1
количество входов равно разрядности регистра



Какие функции может выполнять регистр сдвига?

сдвиг информации на фиксированное количество разрядов, установленное при его проектировании
хранение информации
изменение состояния на "1" при поступлении сигнала на отдельный счетный вход



Какая операция соответствует действию |X | = |X |•2-1 в арифметико-логическом устройстве?

сдвиг на один разряд вправо
сложение
умножение
сдвиг на один разряд влево



Из каких основных устройств состоит ЭВМ?

арифметико-логическое устройство
устройство управления
запоминающее устройство
устройство ввода-вывода



Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, со старших разрядов множителя?

2n разрядов
2n+1 разрядов
n разрядов




Какие функции должен выполнять регистр множимого RGX в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, со старших разрядов множителя?

сдвиг в сторону старших разрядов
сброс в "0"
сдвиг в сторону младших разрядов
загрузка



Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в дополнительном коде, с младших разрядов множителя?

добавление единицы
загрузка
сброс в "0"



Какие функции должен выполнять регистр результата RGZ в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?

загрузка
сдвиг в сторону старших разрядов
сброс в "0"



Какой сигнал необходимо подавать на вход С0 сумматора в АЛУ, выполняющем операцию умножения чисел, заданных в обратном коде?

знаковый разряд операнда X
сигнал переноса, вырабатываемый сумматором
1
0



Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата на его выходе в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием модулей чисел?

не изменится
уменьшится
увеличится



Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в дополнительном коде, по сравнению с суммированием модулей чисел?

увеличится
уменьшится
не изменится



Откуда в арифметико-логическое устройство поступают управляющие сигналы?

из устройства управления
вырабатываются в самом АЛУ
из запоминающего устройства вместе с командой



Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, с младших разрядов множителя?

2n разрядов
2n+1 разрядов
n разрядов



Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?

сдвиг в сторону младших разрядов
сдвиг в сторону старших разрядов
сброс в "0"
загрузка



Каким образом в арифметико-логическом устройстве при выполнении умножения чисел, заданных в дополнительном коде, с младших разрядов множителя осуществляется переход к анализу очередного разряда множителя?

сдвигом регистра множителя на 2 разряда вправо
сдвигом регистра множителя на 1 разряд вправо
сдвигом регистра множителя на 2 разряда влево
сдвигом регистра множителя на 1 разряд влево



Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием чисел, заданных в дополнительном коде?

уменьшится
увеличится
не изменится



На какие типы делятся устройства управления?

УУ на основе счетчика и дешифратора
микропрограммное УУ
УУ с жесткой логикой



Какое из понятий соответствует действию, выполняемому одним управляющим сигналом за один такт?

микрооперация
микрокоманда
микропрограмма



Как называется совокупность микроопераций, выполняемых в одном такте?

управляющий сигнал
микропрограмма
микрокоманда



Как называется совокупность микрокоманд, предназначенная для выполнения некоторой функционально законченной последовательности действий?

управляющие сигналы
микропрограмма
микрооперация



Какие преимущества имеет микропрограммное устройство управления по сравнению с устройством управления схемного типа?

более легкая перенастройка
более высокое быстродействие
более легкое первоначальное проектирование



Чем определяется количество управляющих сигналов, вырабатываемых устройством управления?

количеством устройств, входящих в состав ЭВМ
количеством микроопераций, выполняемых всеми устройствами ЭВМ
количеством тактов самой длинной выполняемой команды



Какие блоки входят в состав схемного устройства управления?

дешифратор кода операции
память микропрограмм
датчик сигналов
блок управления операциями



Какие блоки входят в состав микропрограммного устройства управления?

память микропрограмм
преобразователь адреса микрокоманды
датчик сигналов



Какая информация используется при работе устройства управления?

адрес выполняемой команды
признаки результата предыдущей команды, хранящиеся в регистре признаков
код операции выполняемой команды



Каково назначение устройства управления в ЭВМ?

считывание команды из запоминающего устройства
выработка сигналов, необходимых для согласованной работы всех узлов и устройств ЭВМ
формирование признаков результата выполненной команды



Какие схемные решения используются при построении датчика сигналов?

на основе сдвигового регистра
на основе счетчика и сдвигового регистра
на основе счетчика и дешифратора.
на основе счетчика и сумматора



Какой из датчиков сигналов имеет лучшее быстродействие (считая, что все используемые в датчиках элементы имеют одинаковое быстродействие)?

датчики имеют одинаковое быстродействие
на основе счетчика и дешифратора
на основе сдвигового регистра



От чего зависит разрядность памяти микропрограмм микропрограммного устройства управления?

от количества тактов самой длинной выполняемой команды
от количества устройств, входящих в состав ЭВМ
от количества микроопераций, выполняемых всеми устройствами ЭВМ



От чего зависит количество слов в памяти микропрограмм микропрограммного устройства управления?

от количества микроопераций, выполняемых всеми устройствами ЭВМ
от количества команд, составляющих систему команд ЭВМ
от количества микрокоманд, необходимых для выполнения отдельных команд ЭВМ



Какие основные параметры характеризуют запоминающее устройство?

производительность
быстродействие
емкость



Чем определяется быстродействие запоминающего устройства при считывании информации?

временем, затрачиваемым на считывание информации
временем, затрачиваемым на поиск места в памяти, предназначаемого для хранения информации
временем, затрачиваемым на поиск нужной информации в памяти
временем, затрачиваемым на запись информации



Какова минимальная адресуемая ячейка памяти в современных ЭВМ?

1 мегабайт
1 бит
1 килобайт
1 байт



Чем определяется емкость памяти?

количеством разрядов, составляющих одну ячейку
положением запоминающего устройства в иерархической структуре памяти
количеством адресуемых элементов



В запоминающем устройстве какого типа время доступа не зависит от места расположения участка памяти?

с произвольным доступом
с прямым (циклическим) доступом
с последовательным доступом



Чем определяется быстродействие запоминающего устройства при записи информации?

временем, затрачиваемым на запись информации
временем, затрачиваемым на поиск нужной информации в памяти
временем, затрачиваемым на считывание информации
временем, затрачиваемым на поиск места в памяти, предназначаемого для хранения информации



Сколько БИС с организацией 1К слов по 1 разряд потребуется для построения ЗУ с организацией 4К слов по 4 разряда?

16
8
4



Сколько входов имеет дешифратор в запоминающем устройстве с организацией 16К слов по 16 разрядов, построенном на БИС с организацией 1К слов по 8 разрядов?

8
4
16
2



Сколько БИС с организацией 1К слов по 8 разрядов потребуется для построения ЗУ с организацией 16К слов по 16 разрядов?

построить ЗУ с такой организацией на заданных типах БИС невозможно
16
256
32



Какое из представленных запоминающих устройств в составе одной ЭВМ обладает наиболее высоким быстродействием?

оперативная память
внешняя память
кэш-память



Какое из запоминающих устройств в составе одной ЭВМ обладает наибольшей емкостью?

оперативная память
регистровая память
кэш-память
внешняя память



Чем определяется время обращения к регистровой памяти?

частотой синхронизации микропроцессора
объемом регистровой памяти
частотой системной шины



Чем характеризуется идеальное запоминающее устройство?

бесконечно малым временем обращения
бесконечно большой емкостью
бесконечно большой емкостью и бесконечно малым временем обращения



Сколько БИС с организацией 1К слов по 16 разрядов потребуется для построения ЗУ с организацией 16К слов по 32 разряда?

64
16
32
построить ЗУ с такой организацией на заданных типах БИС невозможно



Сколько БИС с организацией 8К слов по 16 разрядов потребуется для построения ЗУ с организацией 1К слов по 32 разряда?

построить ЗУ с такой организацией на заданных типах БИС невозможно
16
32
64



Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, использующих для формирования эффективного адреса регистр BP?

SS
ES
CS
DS



Какое сочетание режимов адресации двухоперандной команды невозможно в системе команд 16-разрядного микропроцессора?

SI
II
RR
RS
RI



Какую длину может иметь непосредственный операнд в 16-разрядном микропроцессоре?

1 бит
8 бит
32 бита
16 бит



Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, не использующих для формирования эффективного адреса регистр BP?

CS
ES
DS
SS




Какие регистры можно использовать при базово-индексной адресации в 16-разрядном микропроцессоре?

SI
BX
DX
CX
BP



Какие регистры можно использовать при относительной базово-индексной адресации в 16-разрядном микропроцессоре?

CX
BX
DI
SI
BP



Значения каких регистров изменяются при выполнении команд внутрисегментных безусловных переходов?

DS
IP
CS



Значения каких регистров изменяются при выполнении команд условных переходов?

CX
CS
DS
IP



Значения каких регистров изменяются при выполнении команд межсегментных переходов?

CS
IP
DS



Какие из режимов адресации не используются в системе команд 16-разрядного микропроцессора?

относительный базово-индексный
относительный
автодекрементный
автоинкрементный
косвенный



Какие регистры можно использовать при косвенной адресации в 16-разрядном микропроцессоре?

CX
DI
BX
BP
AX



Какую длину имеет непосредственный операнд в 16-разрядном микропроцессоре при значении признака w=1?

1 байт
2 байта
3 байта
4 байта



Какова разрядность эффективного адреса 16-разрядного микропроцессора?

32 бита
20 бит
16 бит



Какова максимальная длина команды 16-разрядного микропроцессора?

6 байт
4 байта
16 байт
8 байт



Каково назначение признака s в командах, использующих не­посредственный операнд?

для указания количества повторений данной команды
для указания приемника результата
для возможного сокращения длины команды в случае короткого непосредственного операнда



Какую длину имеет команда прямого межсегментного перехода?

5 байтов
3 байта
2 байта
4 байта



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD [BX+SI], AX

8200h
02C0h
0100h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB [SI+12h], DX

295412h
2B5412h
895412h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD CL, 12h

82C112h
80C112h
83E512h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD AL,25h

80E825h
80C025h
0425h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB AL,25h

0425h
802825h
80C025h
2C25h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB [SI+12h],7856h

836C127856h
816C567812h
816C125678h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD [SI+12h],7856h

8144125678h
816C127856h
816C567812h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD AX, 1234h

81003412h
053412h
83001234h
83003412h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD DH, 12h


8212h
82C612h
80C612h



Представьте в машинном виде следующую команду (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD DI, [DI]


033Dh
037D00h
013Dh



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB [DI+12h], DX


896512h
295512h
2B5512h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD AX,253Ah


81003A25h
05253Ah
053A25h
8100253Ah



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
SUB [DI+12h],3456h


816D123456h
816D563412h
816D125634h



Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
ADD AL, 12h


802812h
0412h
800012h



Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=243Ch и осуществляющей переход на команду по адресу 24C3h.

переход по указанному адресу невозможен
87h
84h
85h



Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP) = 5B4Fh и осуществляющей переход на команду по адресу 5B8Dh.

3Bh
3Ch
3Dh
переход по указанному адресу невозможен



Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=673Ah и осуществляющей переход на команду по адресу 672Bh.

переход по указанному адресу невозможен
F1h
EFh
F0h



Определите адрес команды, которая будет выполняться после команды перехода 7807h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.

FFFFh
FFF6h
0004h



Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 1, SF = 0, CF = 0, OF = 1.

FFFFh
0004h
FFF6h



Определите адрес команды, которая будет выполняться после команды перехода 7407h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.

FFFFh
FFF6h
0004h



Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
0110h

ADD [BX+SI], DL
ADD [BX+SI], DX
ADD DX, [BX+SI]



Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
2В871234h

SUB AL,[BX+3412h]
SUB AX,[BX+3412h]
SUB [BX+1234h],AX



Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
812C1234h


SUB [SI], 4321h
SUB [BX+SI], 3412h
SUB [SI], 3412h



Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=C324h и осуществляющей переход на команду по адресу C355h.

2Fh
переход по указанному адресу невозможен.
31h



Определить смещение, которое должно быть указано в команде близкого внутрисегментного перехода, расположенной по адресу (IP) = 5BF6h и осуществляющей переход на команду по адресу 4B8Dh.

EF94h
95h
EF95h
переход по указанному адресу невозможен.



Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.

FFFFh
0004h
0006h



Определите адрес команды, которая будет выполняться после команды перехода 7808h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 1, SF = 0, CF = 0, OF = 1.

FFFFh
0007h
0005h



Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
2AA71234h


SUB [BX+3412h],AL
SUB AH,[BX+3412h]
SUB AX,[BX+3412h]



Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):
0310h


ADD [BX+SI], DX
ADD DX, [BX+SI]
ADD DL, [BX+SI]



Почему арифметические команды формата "память-регистр" выполняются дольше, чем команды формата "регистр-память" при одинаковом режиме адресации памяти?

команда имеет большую длину, поэтому больше времени требуется на ее считывание
запись результата в память требует больше времени, чем запись результата в регистр
больше времени требуется на считывание операндов



Арифметические команды какого формата: "память-регистр" или "регистр-память" ­– выполняются дольше при одинаковом режиме адресации памяти?

одинаково
память-регистр
регистр-память



От чего зависит время выполнения команд умножения?

от значения множителя
от режима адресации операнда, расположенного в памяти
от значения множимого.



В каком случае команда условного перехода выполняется дольше?

при невыполнении условия перехода
при выполнении условия перехода
в любом случае время выполнения команды одинаково



От чего зависит время выполнения арифметической команды?

от длины команды
от того, требуется ли при выполнении операции расширять непосредственный операнд до разрядности другого операнда
от места расположения приемника результата (регистр или память)
от изменения сегментного регистра, используемого по умолчанию для формирования физического адреса операнда в памяти
от режимов адресации операндов



Почему команда условного перехода выполняется дольше при выполнении условия перехода, чем при невыполнении?

требуется дополнительное время на анализ признака результата в регистре флагов
требуется дополнительное время на формирование адреса очередной команды
необходимо новое заполнение очереди команд в микропроцессоре



Какое количество тактов будет выполняться следующая команда
ES: SUB [123h], DX
Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса

24
22
19


Какое количество тактов будет выполняться следующая команда?
ES: ADD [BX], 12H
Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.

19
16
23


Какое количество тактов будет выполняться следующая команда?
ADD DX,[BX+DI+123H]
Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.

24
16
17



Как влияет замена сегментного регистра, используемого по умолчанию для адресации операнда в памяти, на длительность выполнения команды?

не изменяет время выполнения команды
увеличивает время выполнения команды
уменьшает время выполнения команды



Как зависит время считывания операнда-слова от его месторасположения в оперативной памяти?

уменьшается, если операнд не выровнен по границе слова
не зависит
увеличивается, если операнд не выровнен по границе слова



Для сокращения времени выполнения программы, имеющей циклические участки, требуется

организовать выполнение обработки информации по месту нахождения операндов, использующихся на циклическом участке
обработку информации на циклических участках проводить, по возможности, в регистровой памяти микропроцессора
максимально сократить время выполнения участка программы с начальными установками цикла



Почему считывание из памяти операнда-слова, не выровненного по границе слова, занимает больше времени, чем выровненного операнда?

обращение к невыровненному операнду вызывает замену сегментного регистра, используемого в данном режиме адресации по умолчанию
формирование физического адреса невыровненного операнда занимает больше времени
считывание невыровненного операнда требует двух обращений к памяти, вместо одного обращения для выровненного операнда



Какое количество тактов будет выполняться следующая команда
SS: SUB DX, [BX]

Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.

16
21
23



Какое количество тактов будет выполняться следующая команда?
ADD [BX+123H],DX

Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.

27
25
18



Как изменится количество этапов выполнения команды пересылки данных MOV [BX+5],AX по сравнению с командой сложения?

увеличится
не изменится
уменьшится



На каком этапе происходит выполнение операции в АЛУ?

на 5-м
на 6-м
на 3-м
на 2-м
на 4-м



С каким этапом совмещается этап формирования адреса следующей команды?

с 5-м
со 2-м
с 1-м
в зависимости от выполняемой команды



Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода?

IP
DS
IP и DS
IP и CS
CS



На каком этапе происходит запись результата операции по адресу приемника результата?

на 5-м
на 3-м
на 4-м
на 6-м
на 2-м

Внимание !
Вопросы к тесту выложены исключительно в ознакомительных целях: количество вопросов может не совпадать с действительным, актуальность не поддерживается,- за решением теста Welcome to the cashier!

Почему при формировании физического адреса содержимое сегментного регистра умножается на 16?

чтобы выровнять разрядность эффективного адреса и сегментного регистра
чтобы увеличить объем адресного пространства, к которому может обращаться микропроцессор
чтобы обеспечить совместимость с микропроцессорами предыдущего поколения



Какова разрядность сегментных регистров в 32-разрядном микропроцессоре?

64
32
8
16



Сколько сегментных регистров содержит микропроцессор с архитектурой IA-32?

8
4
6



Какие дополнительные возможности адресации операндов имеются в системе команд 32-разрядных микропроцессоров по сравнению с 16-разрядными?

масштабирование содержимого индексного регистра
использование 8-, 16- и 32-разрядных смещений при относительной адресации
использование любого из восьми регистров общего назначения при формировании адреса
введение относительного базово-индексного способа адресации



Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода?

IP
IP и CS
IP и DS
CS
DS



Какие действия выполняются в ЭВМ на 4-м этапе выполнения линейной команды?

считывание второго операнда
считывание первого операнда
формирование адреса следующей команды
запись результата
выполнение операции в АЛУ



Из каких блоков состоит диспетчер памяти 32-разрядного микропроцессора?

блок управления страницами
блок управления виртуальной памятью
блок формирования эффективного адреса
блок сегментации



Какие из блоков, входящих в состав 32-разрядного микропроцессора, отсутствовали в структуре 16-разрядного микропроцессора?

кэш-память
блок сегментных регистров
блок управления защитой
блок управления переключением задач



Почему виртуальная память строится на основе страничного, а не сегментного представления памяти?

отсутствует фрагментация оперативной памяти при обменен информацией между внешней и оперативной памятью
фиксированная длина страницы обеспечивает эффективное заполнение оперативной памяти в процессе выполнения программ
при разработке программ программисты используют страничное представление памяти



Сколько 32-разрядных регистров общего назначения представлено в микропроцессоре с архитектурой IA-32?

8
16
32
64



Сколько сегментных регистров имеется в микропроцессоре с архитектурой IA-32?

6
4
32
8



Каковы основные требования пользователей к распределению памяти?

получение оперативной памяти в размерах, превышающих физически существующую
обеспечение быстрого выполнения коротких программ
увеличение степени использования оперативной памяти при параллельном развитии нескольких процессов в мультипрограммном режиме
легкость и простота взаимодействия между программами при использовании общих процедур



Какие преимущества обеспечивает конвейерный принцип обработки информации (при идеальном конвейере)?

уменьшение времени выполнения команды
уменьшение времени выполнения программы
повышение скорости загрузки блоков микропроцессора
уменьшение количества обращений к оперативной памяти



Какими средствами при конвейерной обработке информации обеспечивается повышение производительности работы микропроцессора?

повышением частоты синхронизации микропроцессора
совмещением выполнения различных этапов различных команд в различных блоках микропроцессора
использованием команд специальных форматов, позволяющих сократить их выборку и декодирование



Какие из действий не выделяются в пятиступенчатом конвейере в отдельный этап?

считывание операндов
формирование адреса следующей команды
считывание команды
формирование признака результата




Чем определяется длительность такта работы микропроцессора при конвейерной обработке информации?

имеющимися на данный момент технологическими возможностями производства микропроцессорных БИС
длительностью самого короткого этапа выполнения команды при последовательной обработке
длительностью самого длинного этапа выполнения команды при последовательной обработке



Как изменяется длительность такта при переходе от последовательного выполнения команд к конвейерному?

увеличивается
уменьшается
не изменяется
меняется в зависимости от длительности выполнения отдельных этапов при последовательном выполнении команды



Какова длительность выполнения 30 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

340 нс
300 нс
1500 нс



Какова длительность выполнения 20 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

240 нс
250 нс
200 нс



Какова длительность выполнения 100 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

5000 нс
1040 нс
500 нс



Какова длительность выполнения 10 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

50 нс
140 нс
100 нс



Как называются конфликты в конвейере, возникающие в случаях, когда выполнение одной команды зависит от результата выполнения предыдущей команды?

структурные
по управлению
по данным



Как называются конфликты в конвейере, возникающие при конвейеризации команд переходов?

по данным
структурные
по управлению



Как называются конфликты в конвейере, возникающие в том случае, когда аппаратные средства микропроцессора не могут поддерживать все возможные комбинации команд в режиме одновременного выполнения с совмещением?

по управлению
структурные
по данным



Какова длительность выполнения 15 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?

150 нс
750 нс
190 нс



Чем характеризуется идеальный конвейер?

максимальной тактовой частотой
максимально возможным на данном уровне технологии количеством ступеней
отсутствием конфликтов



Каковы причины возникновения структурных конфликтов в конвейере?

некоторые ступени отдельных команд выполняются более одного такта
недостаточное дублирование некоторых ресурсов
зависимость выполнения одной команды от результата выполнения предыдущей команды



Чем отличается состояние готовности процесса от состояния ожидания?

в состоянии готовности процессу для исполнения необходим только центральный процессор, а в состоянии ожидания процесс не исполняется по причине занятости какого-либо ресурса помимо процессора
это различные названия одного состояния
в состоянии готовности задача ожидает получения необходимых данных из памяти или устройств ввода/вывода, а в состоянии ожидания процессу для исполнения необходим только центральный процессор



Что характеризует коэффициент мультипрограммирования мультипрограммной ЭВМ?

максимальное количество программ, которое может одновременно обрабатываться в мультипрограммном режиме
количество программ, которое находится в мультипрограммной ЭВМ в данный момент в активном состоянии, состоянии готовности или ожидания
количество программ, которое находится в мультипрограммной ЭВМ в данный момент в активном состоянии



Что характерно для мультипрограммного режима работы ЭВМ?

взаимная защита программ и данных, относящихся к различным задачам
возможность перехода от выполнения одной задачи к другой
ЭВМ содержит несколько процессоров, на которых возможно параллельное выполнение нескольких задач
в памяти ЭВМ одновременно содержатся программы и данные для выполнения нескольких задач



Каким образом можно обеспечить повышение пропускной способности мультипрограммной ЭВМ в случае, когда к одному из ресурсов образуется большая очередь?

заменой данного ресурса на более производительный
переформированием пакета задач
заменой остальных ресурсов на менее производительные



Какие показатели характеризуют использование аппаратных ресурсов ЭВМ при мультипрограммном режиме работы?

коэффициент загрузки устройства
коэффициент мультипрограммирования
время выполнения пакета программ
средняя длина очереди к устройству



Какое из соотношений между последовательностями состояний процесса является верным?

порождение всегда предшествует активному состоянию
ожидание всегда предшествует окончанию
активное состояние всегда предшествует окончанию
готовность всегда предшествует активному состоянию



Как в общем случае изменяется время выполнения пакета программ при увеличении коэффициента мультипрограммирования?

уменьшается
не изменяется
увеличивается



Как в общем случае изменяется время выполнения программы при увеличении коэффициента мультипрограммирования?

не изменяется
увеличивается
уменьшается



В каких случаях статическое распределение ресурсов предпочтительнее динамического?

когда необходимо минимизировать время выполнения нескольких программ
когда необходимо обеспечить исполнение отдельной программы за минимальное время
когда необходимо обеспечить максимальную загрузку всех устройств мультипрограммной ЭВМ



Чем характеризуется мультипрограммный режим работы ЭВМ?

в памяти ЭВМ одновременно содержатся программы и данные для выполнения нескольких задач
возможность перехода от выполнения одной задачи к другой
ЭВМ содержит несколько процессоров, на которых возможно параллельное выполнение нескольких задач
взаимная защита программ и данных, относящихся к различным задачам



В каком случае увеличение коэффициента мультипрограммирования увеличивает пропускную способность ЭВМ?

всегда
никогда
когда устройства ЭВМ недогружены
когда устройства ЭВМ перегружены



Какие характеристики ресурса порождают конфликты?

динамическое распределение ресурса
статическое распределение ресурса
исчерпаемость ресурса



Как вычисляется интервал существования процесса?

это время между порождением и окончанием процесса за вычетом времени ожидания и готовности
это время между порождением и окончанием процесса
это время между порождением и окончанием процесса за вычетом времени ожидания



Как изменит повышение приоритета одной из программ пропускную способность мультипрограммной ЭВМ?

может привести как к повышению, так и к понижению пропускной способности
снизит
повысит



Какие характеристики соответствуют виртуальному ресурсу?

виртуальный ресурс имеет расширенные функциональные возможности по отношению к физическому ресурсу, на базе которого он создан
виртуализация ресурса обеспечивает его неисчерпаемость
виртуальный ресурс допускает динамическое распределение в отличие от физического, на базе которого он создан
виртуальный ресурс обладает некоторыми дополнительными свойствами, которых физический ресурс не имеет



Укажите основные одноочередные дисциплины распределения ресурсов.

круговой циклический алгоритм
разделения времени
FIFO
LIFO



Какие из дисциплин распределения ресурсов относятся к многоочередным?

дисциплина со статическим указанием приоритетов программ
круговой циклический алгоритм
дисциплина с динамическим изменением приоритетов программ
FIFO



Укажите основные режимы работы мультипрограммной ЭВМ.

пакетный
реального времени
разделения времени
круговой циклический



На основе какой одноочередной дисциплины распределения ресурсов обычно строятся многоочередные дисциплины?

LIFO
круговой циклический алгоритм
FIFO



В какой из одноочередных дисциплин распределения ресурсов время нахождения в очереди длинных и коротких запросов зависит только от момента их поступления?

LIFO
FIFO
круговой циклический алгоритм



Какая из одноочередных дисциплин распределения ресурсов наиболее благоприятствует выполнению коротких запросов?

круговой циклический алгоритм
LIFO
FIFO



Какая из модификаций многоочередной дисциплины распределения ресурсов предназначена для того, чтобы устранить недопустимо большое время выполнения длинных запросов?

система с динамическим изменением приоритетов программ
система со статическим указанием приоритетов программ
обслуживание программ с абсолютными приоритетами



Какой из режимов работы ориентирован на обеспечение максимальной пропускной способности мультипрограммной ЭВМ?

режим реального времени
пакетный
режим разделения времени



Какой из режимов работы мультипрограммной ЭВМ используется в системах управления?

пакетный
режим разделения времени
режим реального времени



Какие недостатки имеет существенное сокращение длительности кванта времени, выделяемого программе на владение ресурсом?

значительно возрастает время, необходимое для переключения программ
длинные программы тратят на выполнение недопустимо большое время
значительно возрастает время ожидания в очереди для вновь поступивших запросов



В какой из одноочередных дисциплин распределения ресурсов время нахождения в очереди длинных и коротких запросов зависит только от момента их поступления?

LIFO
круговой циклический алгоритм
FIFO



При какой дисциплине распределения ресурсов вновь поступивший запрос с максимальным уровнем приоритета будет быстрее принят к обслуживанию?

в системе с относительными приоритетами запросов
в системе со статическим указанием приоритетов программ
в системе с абсолютными приоритетами запросов



Для каких целей в мультипрограммной ЭВМ используется алгоритм планирования Корбато?

для выбора времени кванта, на который ресурс предоставляется программе
для определения номера очереди, в которую помещается новая программа при многоочередной дисциплине распределения ресурсов
для выбора дисциплины распределения ресурсов



Какой основной показатель используется при оценке эффективности ЭВМ, работающей в режиме реального времени?

пропускная способность ЭВМ
выполнение задания за время, не превышающее максимально допустимого для данного задания
получение для каждого пользователя приемлемого времени ответа на запросы



Какой порядок учета приоритета вновь поступивших запросов возможен в базовом варианте многоочередной дисциплины распределения ресурсов (со временем кванта, не зависящим от номера очереди)?

учет приоритетов невозможен
с относительными приоритетами
с относительными и абсолютными приоритетами
с абсолютными приоритетами



Для каких программ эффективен пакетный режим работы мультипрограммной ЭВМ?

для программ, находящихся на стадии отладки
для коротких программ
для больших отлаженных программ



Какой основной показатель используется при оценке эффективности ЭВМ, работающей в пакетном режиме?

количество процессоров
пропускная способность ЭВМ
получение для каждого пользователя приемлемого времени ответа на запросы



В какой момент в современных ЭВМ проводится проверка наличия запроса прерывания?

по окончании очередного этапа выполнения команды
по окончании выполнения программы
по окончании выполнения команды
по окончании выполнения пакета программ



Чем отличается обработка прерывания от выполнения подпрограммы?

вызов обработчика прерывания связан с необходимостью реакции системы на особую ситуацию, сложившуюся при выполнении программы, или на сигнал от внешнего устройства, а вызов подпрограммы запланирован программистом в программе
вызов обработчика прерывания данного типа может быть осуществлен не более одного раза за время выполнения одной программы, а вызов подпрограммы может осуществляться многократно
при вызове обработчика прерывания адрес возврата в основную программу определяют аппаратные средства микропроцессора, а при обращении к подпрограмме адрес возврата указывает программист



Какими средствами реализуется механизм обработки прерываний?

исключительно аппаратными
исключительно программными
программно-аппаратными



Каково назначение контроллера приоритетных прерываний?

определение наиболее приоритетного запроса прерывания
общее маскирование всех запросов прерываний
индивидуальное маскирование отдельных запросов прерываний



Какие из действий по обработке прерывания выполняются процессором автоматически?

определение адреса возврата в прерванную программу
формирование адреса программы – обработчика прерывания
определение источника прерывания
обработка особой ситуации, вызвавшей прерывание



Каковы достоинства дейзи-цепочки определения приоритета запроса прерывания?

возможность маскирования отдельных запросов прерывания без изменения схемы
высокое быстродействие
легкое изменение приоритетов запросов прерываний



Чем определяется глубина прерывания?

количеством входов запроса прерываний процессора
максимальным числом программ, которые могут прерывать друг друга
коэффициентом мультипрограммирования данной ЭВМ



Каким образом микропроцессор определяет адрес программы – обработчика прерывания поступившего запроса?

адрес программы – обработчика прерывания равен типу поступившего запроса прерывания
одновременно с каждым запросом прерывания в микропроцессор передается адрес программы – обработчика прерывания
адрес считывается из строки таблицы векторов прерывания, номер которой равен по типу поступившего запроса прерывания



Какими средствами можно запретить все аппаратные маскируемые прерывания?

с помощью сброса флага разрешения прерываний в регистре флагов микропроцессора
с помощью регистра маски в контроллере приоритетных прерываний
с помощью сброса флага разрешения в таблице векторов прерываний



Чем отличается обработка прерывания от выполнения подпрограммы?

при вызове обработчика прерывания адрес возврата в основную программу определяют аппаратные средства микропроцессора, а при обращении к подпрограмме адрес возврата указывает программист
вызов обработчика прерывания данного типа может быть осуществлен не более одного раза за время выполнения одной программы, а вызов подпрограммы может осуществляться многократно
вызов обработчика прерывания связан с необходимостью реакции системы на особую ситуацию, сложившейся при выполнении программы, или на сигнал от внешнего устройства, а вызов подпрограммы запланирован программистом в программе



В чем состоит преимущество определения наличия запроса прерывания по окончании команды перед определением наличия запроса по окончании этапа выполнения команды?

меньшее количество информации, которую следует сохранять при переходе на обработчик прерывания
меньшее время реакции
возможность увеличения глубины прерывания



Что такое "вектор прерывания"?

номер, присваиваемый каждому из прерывания для определения его приоритета
номер, присваиваемый каждому из прерываний для определения адреса обработчика прерывания
адрес обработчика прерывания от данного источника



Что такое "тип прерывания"?

номер, присваиваемый каждому из прерываний для определения адреса обработчика прерывания
номер, присваиваемый каждому из прерывания для определения его приоритета
адрес обработчика прерывания от данного источника



От какого количества источников может воспринимать запросы контроллер приоритетных прерываний?

2
1
8
15



Какую информацию сохраняет микропроцессор при переходе от основной программы к обработчику прерывания?

приоритет поступившего запроса прерывания
счетчик команд
тип поступившего запроса прерывания
регистр флагов



Какая часть программного обеспечения всегда располагается в оперативной памяти?

операционная система
ядро операционной системы
прикладные программы пользователей



Каковы предпосылки динамического распределения памяти?

при каждом конкретном исполнении в зависимости от исходных данных некоторые части программы вообще не используются
программа для своего исполнения требует блока памяти необходимой ей длины. Наличие таких блоков переменной длины обеспечивает более плотное заполнение памяти при работе ЭВМ в мультипрограммном режиме и повышает коэффициент ее использования
исполнение программы характеризуется принципом локальности ссылок



Как преобразуется смещение в странице при переводе виртуальных адресов в физические?

умножается на n, где n – определяется размером страницы (V=2n)
не изменяется
смещение в физической странице есть сумма по модулю 2 смещения в виртуальной странице и величины n, где n – определяется размером страницы (V=2n)



Какие адреса использует программист при составлении программ?

используемая система адресов устанавливается программистом самостоятельно
физические
виртуальные



Каким образом виртуальный адрес преобразуется в физический?

номер виртуальной страницы заменяется номером физической. Смещение в странице не меняется
смещение, составляющее часть виртуального адреса, заменяется смещением в физической странице
виртуальный адрес преобразуется как единое целое с помощью таблицы преобразования, уникальной для каждой выполняемой программы



Каковы основные недостатки сегментного распределения памяти?

образования фрагментации оперативной памяти при выполнении программ
невозможность выделения оперативной памяти, объем которой в точности равен программе пользователя
сложность преобразования виртуального адреса в физический
сложность обмена между оперативной и внешней памятью при выделении оперативной памяти пользователю



Какой принцип логической организации памяти используется в персональной ЭВМ?

линейный
страничный
сегментно-страничный
сегментный



Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при страничном преобразования адреса без использования средств сокращения времени преобразования?

3
1
2



Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при вычислении физического адреса в сегментно-страничном адресном пространстве без использования средств сокращения времени преобразования?

3
1
2



Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при вычислении физического адреса в сегментированном адресном пространстве без использования средств сокращения времени преобразования адреса?

1
2
3



Для каких целей используется селектор в персональной ЭВМ?

для указания начального адреса страницы
для выбора дескриптора из таблицы дескрипторов
для указания начального адреса сегмента



Где содержится начальный адрес сегмента информации персональной ЭВМ?

в дескрипторе
в селекторе
в регистре базового адреса микропроцессора



Как определяется номер виртуальной страницы при сегментно-страничном преобразовании адреса?

задается в логическом адресе
хранится в дескриптор
содержится в старших разрядах линейного адреса, полученного после сегментного преобразования



Какие средства используются в персональной ЭВМ для сокращения времени получения физического адреса памяти в сегментно-страничном адресном пространстве?

сохранение базового адреса страницы, полученного после первого обращения к данной странице, в буфере ассоциативной трансляции адресов страниц
сохранение базового адреса сегмента, полученного после первого обращения к данному сегменту, в "теневом" регистре микропроцессора
сохранение физических адресов команд и данных, к которым проводились последние обращения, в буфере физических адресов микропроцессора



Для каких целей в персональной ЭВМ используется буфер ассоциативной трансляции адреса страницы?

для сокращения времени страничного преобразования адреса
для преобразования линейного адреса, полученного на этапе сегментного преобразования, в физический адрес
для хранения операндов, расположенных на наиболее часто используемых страницах



Из каких частей состоит логический адрес, используемый для получения физического адреса в персональной ЭВМ?

из номера виртуальной страницы и смещения в странице
из селектора и смещения в сегменте
из базового адреса сегмента и смещения в сегменте



Каковы основные преимущества метода защиты отдельных ячеек памяти?

минимальная избыточность в кодировании информации
защита на минимально возможном уровне представления информации
возможность отладки новых программ на ЭВМ, функционирующей в рабочем режиме



На каких классических методах базируется система защиты памяти?

метод граничных регистров
метод определения наиболее привилегированной программы
метод ключей защиты



Какие действия должны предотвращаться средствами защиты памяти?

неразрешенное взаимодействие пользователей друг с другом
несанкционированный доступ пользователей к данным
повреждение программ и данных из-за ошибок в программах
использование информации в памяти не в соответствии с ее функциональным назначением
обращение к программам с более высоким уровнем привилегий
обращение к информации, которая в данный момент отсутствует в оперативной памяти



Каковы основные достоинства метода ключей защиты?

метод разрешает или запрещает доступ к блоку программы в зависимости от типа обращения (запись или чтение)
метод позволяет реализовать доступ программы к областям памяти, организованным в виде отдельных модулей, не представляющих собой единый массив
реализация метода требует минимальных дополнительных аппаратных затрат



Каковы основные механизмы защиты памяти в персональной ЭВМ?

защита по привилегиям
защита при управлении памятью
защита отдельных ячеек памяти



Каковы основные недостатки метода граничных регистров?

метод поддерживает работу лишь с областями памяти фиксированной длины
большая избыточность в кодировании информации
метод поддерживает работу лишь с непрерывными областями памяти



Какие проверки выполняются в персональной ЭВМ средствами защиты при управлении памятью?

проверка функционального назначения сегмента
проверка прав доступа к сегменту на запись или только на чтение
возможность программы выполнять некоторые команды
превышения эффективным адресом длины сегмента



Какие проверки в процессе функционирования программы на персональной ЭВМ выполняются средствами защиты по привилегиям?

возможность выполнять команды ввода-вывода на том или ином внешнем устройстве
возможность обращаться к данным других программ
возможность выполнять некоторые команды
возможность использовать тот или иной сегмент в данном функциональном применении



Чем определяется уровень привилегий сегмента персональной ЭВМ?

значением поля привилегий сегментного регистра
значением поля привилегий в дескрипторе сегмента
кодом, устанавливаемым операционной системой в регистре состояния программы



Какое основное достоинство метода граничных регистров?

метод позволяет организовать доступ программы к областям памяти, организованным в виде отдельных модулей, не представляющих собой единый массив
метод разрешает или запрещает доступ к блоку программы в зависимости от типа обращения (запись или чтение)
простота реализация метода



Какой основной недостаток метода ключей защиты?

метод не позволяет дифференцировать защиту блока программы в зависимости от типа обращения (запись или чтение)
реализация метода требует больших дополнительных аппаратных затрат
метод не позволяет организовать доступ программы к областям памяти, организованным в виде отдельных модулей, не представляющих собой единый массив



В каком кольце защиты следует располагать программы при использовании одноуровневой программной системы?

на третьем уровне
на нулевом уровне
на любом уровне



Какие проверки в процессе функционирования программы на персональной ЭВМ выполняются средствами защиты по привилегиям?

возможность выполнять некоторые команды
возможность выполнять команды ввода-вывода на том или ином внешнем устройстве
возможность обращаться к данным других программ
возможность использовать тот или иной сегмент в данном функциональном применении



Каковы основные механизмы защиты памяти в персональной ЭВМ?

защита отдельных ячеек памяти
защита при управлении памятью
защита по привилегиям



Какое количество уровней привилегий поддерживается на аппаратном уровне в персональных компьютерах?

2
3
15
4



Какие проблемы должны быть решены при разработке систем ввода-вывода информации?

обеспечить незави­симость программирования ввода-вывода от особенностей того или иного периферийного устройства
обеспечить возможность подключения к процессору устройств ввода-вывода конкретного производителя
обеспечить возможность реализации ЭВМ с переменным составом оборудования
организовать параллельную во времени работу процессора над вычислительной частью программы и выполнение периферийными устройствами процедур ввода-вывода



Какими параметрами характеризуется интерфейс?

информационная ширина интерфейса
пропускная способность
тип микропроцессора
максимальная частота передачи



Что из перечисленного не входит в понятие интерфейса?

схемы согласования уровней сигналов
правила интерпретации сигналов устройствами
алгоритмы передачи сигналов
режимы адресации



Каков основной недостаток программно-управляемого способа передачи информации?

обмен может проводиться лишь с фиксированными областями оперативной памяти
микропроцессор может обеспечить обмен только с устройствами, формат данных которых совпадает с форматом слова оперативной памяти
обмен может проводиться лишь с блоками фиксированной длины
нерациональное использование мощности микропроцессора



Каков основной недостаток магистрально-модульного способа организации ЭВМ?

невозможность отделения адресного пространства памяти от адресного пространства устройств ввода-вывода
ограничения на разрядность шины данных
невозможность одновременного взаимодействия более двух модулей



Какие задачи возлагаются на интерфейсные схемы устройств ввода-вывода?

обеспечение восприятия единых команд обмена информацией и преобразование их в последовательность внутренних управляющих сигналов
изменение разрядности шины данных системной магистрали в зависимости от внутреннего формата устройства ввода-вывода
обеспечение функциональной и электрической совместимости сигналов и протоколов обмена модуля и системной магистрали
преобразование внутреннего формата данных модуля в формат данных системной магистрали и обратно



Какие из сигналов на шине ISA используются при обмене информации в режиме прямого доступа к памяти?

DRQi
IRQi
DACKi



В каких случаях программно-управляемый обмен между памятью и устройством ввода-вывода эффективнее обмена в режиме прямого доступа к памяти?

в случаях, когда быстродействие процессора намного больше быстродействия устройства ввода-вывода
при передаче небольших объемов информации
в случаях, когда быстродействие процессора намного больше быстродействия оперативной памяти



Какая информация должна быть занесена в контроллер прямого доступа к памяти при его инициализации?

длина передаваемого массива данных
тип устройства ввода-вывода информации, осуществляющего прямой доступ к памяти
начальный адрес области ОП, с которой производится обмен



Какие задачи возлагаются на интерфейсные схемы устройств ввода-вывода?

преобразование внутреннего формата данных модуля в формат данных системной магистрали и обратно
изменение разрядности шины данных системной магистрали в зависимости от внутреннего формата устройства ввода-вывода
обеспечение функциональной и электрической совместимости сигналов и протоколов обмена модуля и системной магистрали
обеспечение восприятия единых команд обмена информацией и преобразование их в последовательность внутренних управляющих сигналов



Каким образом чаще всего решается проблема построения ЭВМ с переменным набором составляющих ее модулей?

использованием магистрально-модульного принципа
разработкой специальных коммутационных процессоров, позволяющих подключать к ЭВМ произвольные устройства
организацией обмена информацией между устройствами ЭВМ в режиме прямого доступа к памяти



В какое состояние переводятся шины микропроцессора при поступлении сигнала от контроллера на прямой доступ к памяти?

в третье
все разряды устанавливаются в "1"
в нулевое



Как организуется параллельная во времени работа процессора над вычислительной частью программы и выполнение периферийными устройствами процедур ввода-вывода?

за счет конвейерной организации работы микропроцессора
за счет мультипрограммного режима работы ЭВМ
за счет использования контроллеров устройств ввода-вывода
за счет использования прямого доступа к памяти



Какие из сигналов на шине ISA используются системой прерывания персонального компьютера?

DRQi
IRQi
DACKi



Какой основной недостаток обмена информацией в режиме прямого доступа к памяти?

обмен может проводиться лишь блоками фиксированной длины
нерациональное использование мощности микропроцессора
каждое устройство ввода-вывода может проводить обмен лишь с фиксированными областями оперативной памяти
процедура первоначальной инициализации контроллера ПДП занимает значительное время, что нерационально при передаче небольших блоков информации


Вы можете обратится к нам напрямую, через:

skype По Skype: molodoyberkut
telegram По Telegram: @MolodoyBerkut
icq По ICQ: 657089516

Или через форму обратной связи на нашем сайте
Пока сочиняется...
4.png